数字集成电路课程设计74hc138译码器芯片设计

数字集成电路课程设计74hc138译码器芯片设计

ID:8325073

大小:1.91 MB

页数:37页

时间:2018-03-19

数字集成电路课程设计74hc138译码器芯片设计_第1页
数字集成电路课程设计74hc138译码器芯片设计_第2页
数字集成电路课程设计74hc138译码器芯片设计_第3页
数字集成电路课程设计74hc138译码器芯片设计_第4页
数字集成电路课程设计74hc138译码器芯片设计_第5页
资源描述:

《数字集成电路课程设计74hc138译码器芯片设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、集成电路课程设计论文郑培柱课程设计课程名称集成电路课程设计题目名称74HC138译码器芯片设计学生学院材料与能源学院专业班级2012级微电子学2班学号__________学生姓名指导教师2015年7月12日-37-集成电路课程设计论文郑培柱目录【摘要】-3-1.设计目的与任务-4-2.设计要求及内容-4-3.设计方法及分析-5-3.174HC138芯片简介-5-3.2工艺和规则及模型文件的选择-6-3.3电路设计-7-3.3.1输出级电路设计-7-3.3.2.内部基本反相器中的各MOS尺寸的计算-9-3.3.3.四输入与非门MOS尺寸的计算-1

2、0-3.3.4.三输入与非门MOS尺寸的计算-11-3.3.5.输入级设计-12-3.3.6.缓冲级设计-13-3.3.7.输入保护电路设计-15-3.4.功耗与延迟估算-16-3.4.1.模型简化-16-3.4.2.功耗估算-17-3.4.3.延迟估算-18-3.5.电路模拟-19-3.5.1直流分析-20-3.5.2瞬态分析-22-3.5.3功耗分析-23-3.6.版图设计-24-3.6.1输入级的设计-25-3.6.2内部反相器的设计-25-3.6.3输入和输出缓冲门的设计-26-3.6.4三输入与非门的设计-27-3.6.5四输入与非门

3、的设计-27-3.6.6输出级的设计-28-3.6.7调用含有保护电路的pad元件-28-3.6.8总版图-28-3.7.版图检查-28-3.7.1版图设计规则检查(DRC)-29-3.7.2电路网表匹配(LVS)检查-29-3.7.3后模拟-30-3.7.4版图数据的提交-31-4.经验与体会-31-5.参考文献-32-附录A:74HC138电路总原理图-33-附录B:74HC138芯片版图-34-附录C:74HC138芯片版图(未加焊盘)-35--37-集成电路课程设计论文郑培柱【摘要】现代社会正在飞速的发展,集成电路已经成为现代科技发展的

4、支柱产业,现代技术产业的心脏,可以说,没有集成电路,就没有现代社会。集成电路发展迅猛,按功能结构分类集成电路可以分为模拟集成电路、数字集成电路和数/模混合集成电路三大类。按制作工艺分类集成电路可分为半导体集成电路和膜集成电路。按集成度高低分类集成电路可分为SSI小规模集成电路、MSI中规模集成电路、LSI大规模集成电路、VLSI超大规模集成电路、ULSI特大规模集成电路、GSI巨大规模集成电路也被称作极大规模集成电路或超特大规模集成电路。其中3-8译码器是集成电路设计中一个典型的芯片,集成电路设计方法、原理和流程是可以从中体现出来。【关键词】:

5、集成电路设计74HC138TrannerPro版图-37-集成电路课程设计论文郑培柱1.设计目的与任务本课程设计是《集成电路分析与设计基础》的实践课程,其主要目的是使学生在熟悉集成电路制造技术、半导体器件原理和集成电路分析与设计的基础上,训练综合运用已掌握的知识,利用相关软件,初步熟悉和掌握集成电路芯片的系统设计→电路设计及模拟→版图设计→版图验证等正向设计方法。2.设计要求及内容2.1器件名称3-8线译码器的74HC138芯片2.2要求的电路性能指标(1)可驱动10个LSTTL电路(相当于15pF电容负载);(2)输出高电平时,,(3)输出底

6、电平时,,(4)输出级充放电时间,(5)工作电源5V,常温工作,工作频率,总功耗。2.3设计内容(1)功能分析及逻辑设计;(2)电路设计;(3)估算功耗与延时;(4)电路模拟与仿真;(5)版图设计(全手工、层次化设计);(6)版图检查:DRC与LVS;(7)后仿真(选做);(8)版图数据提交。2.4设计要求(1)按题目要求,独立完成设计全过程;(2)设计时使用的工艺及设计规则;(3)根据所用的工艺,选取合理的模型库,使用其参数进行相关计算;(4)选用以lambda(λ)为单位的设计规则。-37-集成电路课程设计论文郑培柱1.设计方法及分析3.1

7、74HC138芯片简介74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。  74HC138译码器可接受3位二进制加权地址输入(A0,A1和A2),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。利用这种复合使能特性,仅需4片74HC138芯片和1个反相器,即可轻松实现并行扩展,组合成为一个1-32(5线到32线)译码器。它的管脚图如图3-1所示,其

8、逻辑真值表如表3-1所示。图3-174HC138引脚图表3-174HC138真值表INPUTS输入Outputs输出ENABLE使能ADDRESS地址

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。