eda技术课程设计-基于eda的课程设计脉冲按键电话显示器

eda技术课程设计-基于eda的课程设计脉冲按键电话显示器

ID:8466088

大小:147.00 KB

页数:17页

时间:2018-03-28

eda技术课程设计-基于eda的课程设计脉冲按键电话显示器_第1页
eda技术课程设计-基于eda的课程设计脉冲按键电话显示器_第2页
eda技术课程设计-基于eda的课程设计脉冲按键电话显示器_第3页
eda技术课程设计-基于eda的课程设计脉冲按键电话显示器_第4页
eda技术课程设计-基于eda的课程设计脉冲按键电话显示器_第5页
资源描述:

《eda技术课程设计-基于eda的课程设计脉冲按键电话显示器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、东北石油大学课程设计课程EDA技术课程设计题目脉冲按键电话显示器院系电子科学学院专业班级学生姓名学生学号指导教师2012年3月2日东北石油大学课程设计任务书课程EDA技术课程设计题目脉冲按键电话显示器专业姓名学号主要内容、基本要求、主要参考资料等主要内容:设计一个准确地反映按键数字具有8位显示的电话按键显示器,该电话显示器要求具有重拨的功能,当按下重拨键时,能够显示最后一次输入的电话号码。基本要求:1、设计一个具有8位显示的电话按键显示器;2、能准确地反映按键数字;3、显示器显示从低位向高位前移,逐位显示按键数字,最低位为

2、当前输入位;4、设置一个“重拨”键,按下此键,能显示最后一次输入的电话号码;5、挂机2秒后或按熄灭按键,熄灭显示器显示。主要参考资料:[1]潘松著.EDA技术实用教程(第二版).北京:科学出版社,2005.[2]康华光主编.电子技术基础模拟部分.北京:高教出版社,2006.[3]阎石主编.数字电子技术基础.北京:高教出版社,2003.完成期限2012.3.2指导教师专业负责人2012年3月2日一、总体设计思想1.基本原理本题目是用VHDL语言实现一个能准确地反映按键数字、具有8位显示的电话按键显示器。摘机时开始工作,显示器

3、显示从低位向高位前移,逐位显示按键数字,最低位为当前输入位;设置一个“重拨”键,按下此键能显示最后一次输入的电话号码;挂机2秒后或按熄灭键,熄灭显示器显示。脉冲按键电话显示器由五个模块组成:按键电路、译码器、移位寄存、锁存器和数码管显示电路,其中移位寄存、锁存器和数码管译码显示电路为系统的主要组成部分。(1)按键电路模块。提供“0”到“9”数字按键的输入,同时设置有拨号键,清除键,挂机键和重拨键。(2)译码电路模块。译码器有两个功能。第一,把输入的一位键值转换成四位BCD码;第二,把四位二进制码译成相应的数码管输出显示码。

4、(3)移位寄存器、锁存模块。移位寄存器分为三个部分。当按下拨号键时,数字按键值依次由数码管的低位向高位移动,同时送入锁存器中;当按下删除键时,键值由高位向低位移除,高位数码管熄灭;当按下重拨键时,锁存器中存储的键值输入到移位寄存器中,并通过数码管显示出来。(4)数码管显示模块。数码管显示用于将设置好的每个按键的键值在数码管上显示出来。由于实验过程中需要使用8个数码管,因此数码管显示模块必须加上数码管片选及移位得程序,从而实现数据输入以后从低位向高位移动、显示。142.设计框图数字键入控制电路1译码显示器移位寄存器脉冲产生电

5、路控制电路2计时电路译码显示电路图1整体设计框图二、设计步骤和调试过程1、总体设计电路图2总体设计电路2、模块设计和相应模块程序(1)顶层文件程序LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;14ENTITYUPKEYISPORT(DIN1:INSTD_LOGIC_VECTOR(9DOWNTO0);CLK1,CLEAR,DIAL,RE_DIAL:INSTD_LOGIC;KEYOUT:OUTSTD_LOGIC;SEG71:OUTST

6、D_LOGIC_VECTOR(6DOWNTO0);SEG8:OUTSTD_LOGIC_VECTOR(7DOWNTO0));ENDENTITY;ARCHITECTUREONEOFUPKEYISCOMPONENTSHOWISPORT(DIN:INSTD_LOGIC_VECTOR(9DOWNTO0);CLK,CLEAR,DIAL,RE_DIAL:INSTD_LOGIC;KEYOUT:OUTSTD_LOGIC;SET:OUTSTD_LOGIC_VECTOR(3DOWNTO0);SEG8:OUTSTD_LOGIC_VECTOR(7D

7、OWNTO0));ENDCOMPONENT;COMPONENTTRAISPORT(BCD1:INSTD_LOGIC_VECTOR(3DOWNTO0);SEG7:OUTSTD_LOGIC_VECTOR(6DOWNTO0));ENDCOMPONENT;SIGNALSET_1:STD_LOGIC_VECTOR(3DOWNTO0);BEGINU1:SHOWPORTMAP(DIN1,CLK1,CLEAR,DIAL,RE_DIAL,KEYOUT,SET_1,SEG8);14U2:TRAPORTMAP(SET_1,SEG71);ENDA

8、RCHITECTUREONE;(2)译码器译码部分的设计图3BCD译码电路图BCD译码子程序:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYTRAISPORT(BCD1:INSTD_LOGIC_VE

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。