可编程逻辑器件设计实验报告

可编程逻辑器件设计实验报告

ID:9005042

大小:697.18 KB

页数:43页

时间:2018-04-14

可编程逻辑器件设计实验报告_第1页
可编程逻辑器件设计实验报告_第2页
可编程逻辑器件设计实验报告_第3页
可编程逻辑器件设计实验报告_第4页
可编程逻辑器件设计实验报告_第5页
可编程逻辑器件设计实验报告_第6页
可编程逻辑器件设计实验报告_第7页
可编程逻辑器件设计实验报告_第8页
可编程逻辑器件设计实验报告_第9页
可编程逻辑器件设计实验报告_第10页
资源描述:

《可编程逻辑器件设计实验报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、装订线可编程逻辑器件设计实验报告实验名称:QuartusII基础实验实验目的:使用QuartusII设计并完成一个简单的逻辑电路实验时间:2015年地点:803实验室学生姓名:赵佳梦学号:2012117282实验名称:使用QuartusII设计并完成一个简单的逻辑电路1、实验步骤(1)创建工程(2)创建文件(3)编译工程(4)观察RTL视图(5)仿真2、VerilogHDL代码采用原理图输入3、RTL视图4、仿真结果装订线可编程逻辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完成基本时序电路设计

2、实验时间:2015年地点:803实验室学生姓名:赵佳梦学号:2012117282实验名称:简单D触发器1、实验步骤(1)创建工程(2)创建文件(3)编译工程(4)观察RTL视图(5)仿真2、VerilogHDL代码module_DFF(clk,d,q);inputclk,d;outputq;regq;always@(posedgeclk)beginq<=d;endendmodule3、RTL视图4、仿真结果装订线可编程逻辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完成基本时序电路设计实验时间:

3、2015年地点:803实验室学生姓名:赵佳梦学号:2012117282实验名称:同步置数的D触发器1、实验步骤创建工程、创建文件、编译工程、观察RTL视图、仿真2、VerilogHDL代码moduleCFQ(clk,d,load,q);inputclk,d,load;outputq;regq;always@(posedgeclk)beginif(!load)q<=1;elseq<=d;endendmodule3、RTL视图4、仿真结果装订线可编程逻辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完

4、成基本时序电路设计实验时间:2015年地点:803实验室学生姓名:赵佳梦学号:2012117282实验名称:同步置数异步清零的D触发器1、实验步骤创建工程、创建文件、编译工程、观察RTL视图、仿真2、VerilogHDL代码module_DFf(clk,d,load,rest,q);inputclk,d,load,rest;outputq;regq;always@(posedgeclkornegedgerest)beginif(!rest)q<=0;elseif(!load)q<=1;elseq<=d;endendmodule3、RTL视图4、仿真结果装订线可编程逻

5、辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完成基本时序电路设计实验时间:2015年地点:803实验室学生姓名:赵佳梦学号:2012117282实验名称:带Q_n输出的D触发器1、实验步骤创建工程、创建文件、编译工程、观察RTL视图、仿真2、VerilogHDL代码moduled_q(in,clk,q,set,a,reset,q_n);inputclk,in,set,a,reset;outputregq,q_n;always@(posedgeclk,negedgereset)beginq_n=

6、~q;if(!reset)q<=0;elseif(!set)q<=a;elseq<=in;end3、RTL视图4、仿真结果装订线可编程逻辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完成基本时序电路设计实验时间:2015年地点:803实验室学生姓名:赵佳梦学号:2012117282实验名称:4选1数据选择器1、实验步骤创建工程、创建文件、编译工程、观察RTL视图、仿真2、VerilogHDL代码modulemux4_1(in0,in1,in2,in3,s0,s1,out);inputs0,s1;

7、inputin0,in1,in2,in3;outputout;regout;always@(in0,in1,in2,in3,s0,s1)begincase({s0,s1})2'b00:out<=in0;2'b01:out<=in1;2'b10:out<=in2;2'b11:out<=in3;default:out<=1'bz;endcaseendendmodule3、RTL视图4、仿真结果装订线可编程逻辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完成基本时序电路设计实验时间:2015年地点

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。