实验二:cmos模拟集成电路设计与仿真

实验二:cmos模拟集成电路设计与仿真

ID:9337074

大小:804.50 KB

页数:12页

时间:2018-04-28

实验二:cmos模拟集成电路设计与仿真_第1页
实验二:cmos模拟集成电路设计与仿真_第2页
实验二:cmos模拟集成电路设计与仿真_第3页
实验二:cmos模拟集成电路设计与仿真_第4页
实验二:cmos模拟集成电路设计与仿真_第5页
资源描述:

《实验二:cmos模拟集成电路设计与仿真》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,2010101026模拟集成电路设计实验报告学生姓名刘梦曦、刘敬亚学号2010101012、2010101026班级通信101指导老师石跃、周泽坤实验日期2013年5月25、26日课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,2010101026实验二:CMOS模拟集成电路设计与仿真一、实验步骤1、进入虚拟机下的Cadence(虚拟机下linux用户名:xcx密码

2、:000000)Cadence运行方法:在linux桌面右键选择新建终端——>在终端输入cdtsmc0_18rfp4_v15回车——>输入lmli回车——>输入icfb&回车2、在CIW(commandInterpreterwindow)命令框中,点击Tools——>LibraryManager,出现LM(LibraryManager)窗口建立一个新的Library:点击File——>New——>Library,出现NewLibrary窗口;填入Library的名称,点击OK出现LoadTechnology窗口,添加工艺文件:选择analogLib,依次选择和添

3、加所需要的器件,并且按照下图连接起来,并根据要求修改它们的参数,再保存,一个完整的电路拓扑图就形成了。3、由Schematic产生symbol:打开Schematic,点击Design——>Createcellview——>Fromcellview,填写上相应的名称,点击OK,即可。还可以将生成的symbol进行图形上的修改:可用ADD——>shape内的各种形状来修饰这个symbol的外观,最后保存。4、仿真环境AffirmaAnalogCircuitdesignEnvironment的调用。二、实验结果课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与

4、仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,2010101026图1:OPA内部电路图图2:OPASymbol图课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,20101010261、失调电压VOS(1)仿真电路的搭建仿真条件设置:VDD,VINP调用analogLib中的vdc,VDD:DCvoltage=3.3VINP:DCvoltage=1.8Gnd调用analogLib中gnd图3:失调电压Vos实际仿真电路图(2)仿真结果(管子匹配时,失调电压仿真)课程

5、:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,2010101026图4:管子匹配时失调电压仿真结果1、共模输入范围ICMR(1)仿真电路图搭建图5:ICMR实际仿真电路图课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,2010101026仿真条件设置:VDD,VINP调用analogLib中vdcVDD:DC=voltage=3.3VINP:DCvoltage=1.8Gnd调用analogLib中gnd(2)仿真结

6、果图6:ICMR仿真结果1、ACGAM和PHASEMARGIN(1)仿真电路搭建仿真条件设置:VDD调用analogLib中vdcVDD:DCvoltage=3.3VINP调用analogLib中vsinVINP:DCvoltage=1.8,ACmagitude=1C0:调用analogLib中capCapactiance=100TL0:调用analogLib中indInductance=100TGnd调用analogLib中gnd课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,2010

7、101026图7:ACGAIN和PHASEMARGIN实际仿真图(2)仿真结果图8:ACGAIN和PHASEMARGIN仿真结果课程:模拟集成电路设计实验二:CMOS模拟集成电路设计与仿真组员:刘梦曦、刘敬亚班级:通信101学号:2010101012,20101010261、共模抑制比CMRR(1)仿真电路图搭建仿真条件设置:VDD调用analogLib中vdcVDD:DCvoltage=3.3VVINP调用analogLib中vsinVINP:DCvoltage=1.8V,ACmagitude=1VVINN调用analogLib中vsinVINN:DCvolt

8、age=0V,ACmag

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。