数字逻辑课程设计--数字电子钟的设计

数字逻辑课程设计--数字电子钟的设计

ID:9862963

大小:438.50 KB

页数:6页

时间:2018-05-12

数字逻辑课程设计--数字电子钟的设计_第1页
数字逻辑课程设计--数字电子钟的设计_第2页
数字逻辑课程设计--数字电子钟的设计_第3页
数字逻辑课程设计--数字电子钟的设计_第4页
数字逻辑课程设计--数字电子钟的设计_第5页
资源描述:

《数字逻辑课程设计--数字电子钟的设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、数字电子钟的设计一、设计目的:通过设计,能巩固、加深对基础理论知识的理解,培养学生独立分析问题解决问题的能力,为以后的学习打下基础。二、设计要求:1、设计一台能显示分、秒的数字电子钟,要求1小时为一计时周期。2、用中小规模集成电路组成电子钟,并在试验箱上进行组装、调试。3、当电路发生走时误差时,要求电路可以手动校正,能进行分的校正。4、要求电路具有整点报时功能,报时声响为:在每个整点前鸣叫四个低音(500Hz),整时时再鸣叫一次高音(1000Hz)。三、参考资料:课程设计任务书数字逻辑实验指导书附录(集成电路

2、引脚图)网络资料四、试验器材:74LS90*974LS48*674LS08*274LS00*374LS04*274LS20*21kΩ和10kΩ电阻各一个导线若干蜂鸣器实验电路箱五、设计原理(一)各个集成电路及其图示、接法:74LS90:异步计数器74LS48:七段译码器74LS08:两输入与门74LS00:两输入与非门74LS04:非门74LS20:四输入与非门(二)各个分电路的原理:1、数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致

3、,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。2、晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的1KHz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。3、分频器电路分频器电路将1KHz的高频方波信号经3次十分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。4、时间计数器电路时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电

4、路构成,其中秒个位、分个位为十进制计数器,而根据设计要求,秒十位和时十位为六进制计数器。并且每一个计数器均提供一个异步清零端(高电平有效)。5、译码驱动电路译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。选用74LS48作为显示译码电路。6、数码管数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管。7、校时电路校时电路的开关断开时正常计时,闭合时实现校时功能。当重新接通电源或走时出现误差时都需要对时间进行校

5、正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。8、整点报时电路一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。根据要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。选蜂鸣器为电声器件。六、设计步骤(一)通过分频电路得到1HZ

6、的脉冲源。按要求,要将1KZ的脉冲源分频成实验所需的1HZ脉冲源。可以用三个74LS90三级十分频实现这个功能,从而得到1HZ的脉冲源。电路图如下:(二)译码显示电路用74LS48实现译码器功能,采用8421BCD码。74LS90的QaQbQcQd分别接到74LS48的ABCD上,从a到g依次输出到LED显示器上。本实验中由于实验箱上已经集成了译码器和LED显示器,故该部分电路不必再接。(三)分秒计数器的设计及连接。分和秒计数器都是60进制的计数器.uIhBKkAMC其计数规律为00—>01—>..

7、.—>58—>59—>00毕业设计9b)f@(z

8、O,

9、LWI选74LS90作个位计数器(10进制计数器),将2367接地,CP2接Qa;74LS90选74LS90作十位计数器(6进制计数器).将67接地,用与门实现到六清零,再将它们级联组成60进制的计数器。按步骤依次接好秒和分的电路,然后将秒十位的23一起接到分个位的CP1。译码显示电路和分秒计时电路的电路图如下:(四)校时电路的实现:用双D触发器实现校时电路。开关断开时,该部分电路维持秒和时的正常计时,当开关闭合时,开关的接地端表示0,每闭合一

10、次都输出一个脉冲,从而增加一分钟,实现校时功能。当开关闭合或断开时,可能产生抖动,在开关上并联一个电容可以环节抖动现象。电路图如下:(五)整点报时电路:每到整点时,电路实现报时功能。报时效果仿照广播电台的整点报时效果,即四个低音一个高音。4低音(500Hz)分别发生在59分51秒、53秒、55秒及57秒,最后一声高音(1kHz)发生在59分59秒,它们的持续时间均为1秒。由真值表可得        

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。