数字时钟的multisim设计与仿真

数字时钟的multisim设计与仿真

ID:13600014

大小:416.50 KB

页数:9页

时间:2018-07-23

数字时钟的multisim设计与仿真_第1页
数字时钟的multisim设计与仿真_第2页
数字时钟的multisim设计与仿真_第3页
数字时钟的multisim设计与仿真_第4页
数字时钟的multisim设计与仿真_第5页
资源描述:

《数字时钟的multisim设计与仿真》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子电路Multisim设计和仿真学院:专业和班级:姓名:学号:-9-数字时钟的Multisim设计和仿真一、设计和仿真要求学习综合数字电子电路的设计、实现和调试1.设计一个24或12小时制的数字时钟。2.要求:计时、显示精确到秒;有校时功能。采用中小规模集成电路设计。3.发挥:增加闹钟功能。二、总体设计和电路框图1.设计思路1).由秒时钟信号发生器、计时电路和校时电路构成电路。2).秒时钟信号发生器可由555定时器构成。3).计时电路中采用两个60进制计数器分别完成秒计时和分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。4).校时电路采用开关控制时、分、秒

2、计数器的时钟信号为校时脉冲以完成校时。2.电路框图分计数器时计数器秒计数器译码器译码器译码器校时电路秒信号发生器数码管显示数码管显示数码管显示图1.数字钟电路框图三、子模块具体设计1.由555定时器构成的1Hz秒时钟信号发生器。由下面的电路图产生1Hz的脉冲信号作为总电路的初输入时钟脉冲。-9-图2.时钟信号发生电路2.分、秒计时电路及显示部分在数字钟的控制电路中,分和秒的控制都是一样的,都是由一个十进制计数器和一个六进制计数器串联而成的,在电路的设计中我采用的是统一的器件74LS160D的反馈置数法来实现十进制功能和六进制功能,根据74LS160D的结构把输出端的0110(十进制为6)用一

3、个与非门74LS00引到CLR端便可置0,这样就实现了六进制计数。由两片十进制同步加法计数器74LS160级联产生,采用的是异步清零法。显示部分用的是七段数码管和两片译码器74LS48D。图3.分秒计时电路3.时计时电路及显示部分由两片十进制同步加法计数器74LS160级联产生,采用的是同步置数法,u1输出端为0011(十进制为3)与u2输出端0010(十进制为2)经过与非门接两片的置数端。显示部分用的是七段数码管和两片译码器74LS48D。-9-图4.时计时电路4.校时电路校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。如图,当开关A,B闭合,C,D断开时,电路进行正常

4、的计时工作;当开关A,B断开,C,D闭合时,就可以自动进行校时。当然也可以手动校准时间,这是需要不断地闭合、断开开关,每次只改变一个数。其中C是校时开关,D是较分开关,开关E用来控制秒得校准,断开时,秒显示为0。图5.校时电路四、整体电路原理图整体电路共分为五大模块:脉冲产生部分、计数部分、译码部分、显示部分、校时部分。主要由震荡器、秒计数器、分计数器、时计数器、BCD-七段显示译码/驱动器、LED七段显示数码管、时间校准电路构成。数字钟数字显示部分,采用译码与二极管串联电路,将译码器、七段数码管连接起来,组成十进制数码显示电路,即时钟显示。要完成显示需要6个数码管,八段的数码管需要译码器械

5、才能显示,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60进制可能由10进制和6进制的计数器串联而成,频率振荡器可以由晶体振荡器分频来提供,也可以由555定时来产生脉冲并分频为1Hz。计数器的输出分别经译码器送显示器显示。计时出现误差时,可以用校时电路校时、校分。-9-图6.整体电路图五、仿真结果1.1hz脉冲产生电路仿真振荡器可由晶振组成,也可以由555与RC组成的多谐振荡器。由555定时器得到1Hz的脉冲,功能主要是产生标准秒脉冲信号和提供功能扩展电路所需要的信号。仿真分析开始前可双击仪器图标打开仪器面板。准

6、备观察被测试波形。按下程序窗口右上角的启动/停止开关状态为1,仿真分析开始。若再次按下,启动/停止升关状态为0,仿真分析停止。电路启动后,需要调整示波器的时基和通道控制,使波形显示正常。为了便于观察特把频率加大。由图可见,所设计的电路可以产生方波。-9-图7(b).产生1Hz的脉冲波形图7(a).产生1kHz的脉冲波形2.脉冲输出电压观察在仪表栏里选用万用表接到555定时电路的输出端,设置万用表输出为直流电压。点击运行按钮,由仿真结果可知脉冲输出电压较稳定,开始小幅度变化,最后稳定在3.33v。与最初设计基本相符。图8.脉冲数出电压电路3.60进制计数器计数仿真结果如图连接好电路,点击运行按

7、钮,经过观察电路仿真结果所设计的电路是正确的,可以正常工作。计数显示从0到59。当计数器数到59后有一个短暂的60显示,这是异步清零的原因。实际工作后不会出现计数不准的现象。-9-图9.60进制计数器计数仿真电路4.24进制计数器计数仿真结果给电路加脉冲信号源,频率可以加大。如图,频率为1kHz,经过观察电路的仿真结果可以看到显示数字是从0到23与设计相符。特别注意74LS160的连接。图10.24进制计数器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。