数字逻辑设计课题

数字逻辑设计课题

ID:18211248

大小:2.73 MB

页数:25页

时间:2018-09-15

数字逻辑设计课题_第1页
数字逻辑设计课题_第2页
数字逻辑设计课题_第3页
数字逻辑设计课题_第4页
数字逻辑设计课题_第5页
资源描述:

《数字逻辑设计课题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、2.1原理图方式设计3-8译码器一、设计目的1、通过设计一个3-8译码器,掌握组合逻辑电路设计的方法。2、初步了解QuartusII采用原理图方式进行设计的流程。3、初步掌握FPGA开发的流程以及基本的设计方法、基本的仿真分析方法。二、设计原理三、设计内容四、设计步骤1、建立工程文件1)双击桌面上的QuartusII的图标运行此软件。开始界面2)选择File下拉菜单中的NewProjectWizard,新建一个工程。如图所示。新建工程向导3)点击图中的next进入工作目录。新建工程对话框4)下图

2、第一个输入框为工程目录输入框,用来指定工程存放路径,建议可根据自己需要更改路径,若直接使用默认路径,可能造成默认目录下存放多个工程文件影响自己的设计,本步骤结束后系统会有提示(当然你可不必理会,不会出现错误的)。第二个输入框为工程名称输入框。第三个输入框为顶层实体名称输入框,一般情况下保证工程名称与顶层实体名称相同。设定完成后点击next。指定工程路径、名称5)设计中需要包含的其它设计文件,在此对话框中可不做任何修改,直接点击next。工程所需其它文件对话框6)在弹出的对话框中进行器件的选择。在

3、DeviceFamily框中选用CycloneII,然后在Availabledevice框中选择EP2C35F484C8(根据实际情况选择),点击next进入下一步。器件选择界面7)下面的对话框提示可以勾选其它的第三方EDA设计、仿真的工具,暂时不作任何选择,在对话框中按默认选项,点击next。第三方EDA工具选择8)出现新建工程以前所有的设定信息后,点击finish完成新建工程的建立。工程信息2、建立图形设计文件1)在创建好设计工程后,选择File下拉菜单中New菜单。工程下新建设计文件2)在

4、New对话框中选择DeviceDesignFiles页下的BlockDiagram/SchematicFile,点击OK,出现原理图编辑窗口。建立BlockDiagram/SchematicFile原理图编辑界面图形编辑器3)在图形编辑器窗口的工作区双击鼠标左键,或点击图中的符号工具按钮,用鼠标点击单元库前面的“+”号,展开元件库,选择所需要的元器件,点击OK按钮,所选的符号将显现在图形编辑器的工作区域。元件库对话框选择所需的元件用库元件按原理图完成设计设计好的原理图顶层文件4)完成图形编辑的输

5、入后,需要保存设计文件,该原理图文件作为本设计的顶层文件,注意顶层文件的名称要与工程名一致。保存顶层文件3、对设计文件进行编译点击菜单栏中的Startcompiler按钮进行设计文件的全编译。如果文件有错,在软件的下方会提示错误的原因和位置。整个编译完成,软件会提示编译成功。编译4、对设计文件进行仿真1)创建一个波形文件,在File下拉菜单中选择New,选取对话框的OtherFile标签下的VectorWaveformFile,点击OK,打开一个空的波形编辑器窗口。建立一个仿真波形文件波形文件设

6、置界面2)加入输入、输出端口,在波形编辑器窗口的左边端口名列表区双击,在弹出的菜单中选择NodeFinder按钮。InsertNodeorBus对话框3)出现NodeFinder界面后,在Filer列表中选择Pins:all,点击List,在NodeFinder窗口出现所有的信号名称,点击中间的“》”按钮则SelectedNodes窗口下方出现被选择的端口名称,点击OK。NodeFinder对话框NodeorBus其他设置(暂不设置时点击OK)波形编辑器中已加入的端口5)制定输入端口的逻辑电平变

7、化,最后保存该仿真波形文件,文件名与工程名相同。波形编辑器工具栏编辑输入端口波形保存波形文件6)进行仿真设置。在软件中选择Assignments下拉菜单下的setting命令,打开仿真器设置窗口。设置菜单选择SimulatorSettings页面下的simulatormode下的Funtional,即做功能仿真,(也可选择simulatormode下的Timing,即做时序仿真,则下面的产生功能仿真网表文件可以跳过,直接Startsimulation)然后点击OK即可。仿真设置功能仿真(or时序

8、仿真)设置然后产生功能仿真网表文件,选择Processing下拉菜单下GenerateFunctionSimulation,产生功能仿真网表;产生功能仿真网表(功能仿真必做,时序仿真不需要该步)点击开始仿真的START按钮开始进行仿真:运行仿真后的仿真结果5引脚分配6完整工程的编译7下载到目标器件1)下载设置2)下载五、实验现象3基于FPGA的数字逻辑设计课题3.1课题一移位寄存器结合3-8译码器点亮LED一、内容: 移位寄存器设计;用基本门电路实现3-8译码器;设计简单的FPGA外围电路二、原

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。