电磁兼容设计在印制电路板中的应用

电磁兼容设计在印制电路板中的应用

ID:18793893

大小:75.50 KB

页数:26页

时间:2018-09-24

电磁兼容设计在印制电路板中的应用_第1页
电磁兼容设计在印制电路板中的应用_第2页
电磁兼容设计在印制电路板中的应用_第3页
电磁兼容设计在印制电路板中的应用_第4页
电磁兼容设计在印制电路板中的应用_第5页
资源描述:

《电磁兼容设计在印制电路板中的应用》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电磁兼容设计在印制电路板中的应用本文由jimmy3973贡献pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。维普资讯http://www.cqvip.com电子工程师 .8No120 2. 02电磁兼容设计在印制电路板中的应用 Apiaino plcto fEMC sg nPCB Deini 北方交通大学电磁兼容实验室 (京100)北000 柴 瑜 沙 斐 【摘要】讲述了印制电路板的电磁兼容设计。从元器件的布置到地线、电源线以爰信 号线的设计,最后又介绍了多层板设计时的一些问题。 关键词

2、:电磁兼窖,电磁骚扰,共模辐射,差模干扰 【Abtat[Thsppritoue h lcrmantccmptblyeino h src]iae nrdcsteeetogeioaiit dsg fte  ipitdcrutbadrne iciors,icuigtearnen feensh eino rudtae  nldn h ragmeto lmet,tedsg fgon rc、mantaen inltaeAtls.idsusssmepolmso i rc adsga rc. atticse o rbe fmu—yrrne

3、  hiae pitdl:rutbad.iciors  Kewor:lcrmanei opaiiiy,eetoantcydseetogtccmtbltlcrmgei ditracsubne,cmmonoeomd rditon.difrnta o nefrnc aaifeeilmdeitreee10言  l电磁兼容性是电子设备或系统的主要性能之 一2单、双层印制电路板的电磁兼容设计 印制板上的电路虽然各式各样,就布线和设 但计而言总是有些共同的原则应该遵循。在印制板布 线时通常先确定元器件在板上的位置,后布置地 然线、源线,

4、安排高速信号线,后考虑低速信号 电再最线,在分别加以讨论。现 ,电磁兼容设计是宴现设备或系统规定的功能、使 系统教能得以充分发挥的重要保证。必须在设备或 系统功能设计的同时,行电磁兼容设计。磁兼容 进电设计的要求是使电子设备或系统满足电磁兼容标准 的规定、有两方面的能力:1能在预期的电磁环 具()境中正常工作,性能降低或故障;2不会对其他 无()系统或设备的正常工作产生影响.为其电磁环境 成中的电磁污染源。 电磁兼容设计可分为系统内和系统间两部分, 主要是对系统之间及系统内部的电磁兼容性进行分 析、测、制和评估,现电磁兼容

5、和最佳效费比 预控实系统间电磁骚扰控制技术包括:有用信号的控制、对 对人为骚扰的控制、自然骚扰源的控制。统内电 对系磁兼容设计包括:制电路板的设计、源器件的选 印有用、及电路板的布线、地、蔽及滤波。文主要 以接屏本讨论印制电路板的电磁兼容设计。印制电路板是构 成数字电子设备的基础,证印制电路板的电磁兼 保容性是整个系统设计的关键,确地完成印制电路 正板的布线和设计应该使得;1板上的各部分电路相 ()互间无干扰,能正常工作;2印制板对外的传导 都()发射和辐射发射尽可能降低,到有关标准要求;达 ()部传导干扰和辐射干扰对印制

6、板上的电路基 3外本无影响。主要讲述两大问题:是单、层电路板 一双的电磁兼容设计.是多层电路板的电磁兼容设计。二 21元器件布置 .()器件布置的首要问题是对元器件的分组。1元 元器件可以按照所用的电源电压不同来分组,按 可照数字电路和模拟电路分组,也可按照高速低速、大 电流小电流等来分组。这里建议首先以不同的直流 电源电压来分组。如果使用同种电压的元器件中仍 有数字和模拟元件之分,可以再进行分组。电源 则按电压、字及模拟电路分组后可进一步按速度快慢、数 电流大小进行分组。分组的目的是为了按组对印制 板的空间进行分割,同组

7、的元器件放在一起,便 将以在空间上保证各组元件不至产生组间的相互干扰。 ()有连接器最好都放在印制电路板的一翻,2所 尽量避免从两侧引出电缆。这样的做法是为了减少 产生共模辐射干扰的可能性 因为在板上有高速数 字信号时,如果印制板产生共摸辐射,则电缆是很好 的共模辐射天线,子天线会比单板天线产生更大 振的共模辐射干扰。 ()高速数字集成芯片与连接器之间投有直 3当接的信号交换时,高速数字集成芯片应安捧在远离 连接器处。图1a中,/驱动器被安捧得离连接 ()Io器过远,高速数据集成芯片被安排得离连接器太 而近,因此高速数字信

8、号有可能通过电场耦合或磁场 收藕日期:011—0 20—195?4 维普资讯http://www.cqvip.com染 瑜,电黛摹容设计在印制电蓐板中的应用等: 耦合对输入输出环路产生差模干扰.通过电缆向并 外辐射。如果高速数字集成芯片放在两个连接器之 间,图1b所示.高速数字信号耦合到电缆上 如()则

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。