isa总线标准定义

isa总线标准定义

ID:37915744

大小:240.00 KB

页数:6页

时间:2019-06-02

isa总线标准定义_第1页
isa总线标准定义_第2页
isa总线标准定义_第3页
isa总线标准定义_第4页
isa总线标准定义_第5页
资源描述:

《isa总线标准定义》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、isa总线标准定义作者:佚名    来源:不详    点击数:1050   更新时间:2008年01月08日    isa总线标准ISA是IndustryStandardArchitecture的缩写ISA插槽是基于ISA总线(IndustrialStandardArchitecture,工业标准结构总线)的扩展插槽,其颜色一般为黑色,比PCI接口插槽要长些,位于主板的最下端。其工作频率为8MHz左右,为16位插槽,最大传输率16MB/sec,可插接显卡,声卡,网卡已及所谓的多功能接口卡等扩展插卡。其缺点是CPU资源占用太高,

2、数据传输带宽太小,是已经被淘汰的插槽接口。ISA是8/16bit的系统总线,最大传输速率仅为8MB/s,但允许多个CPU共享系统资源。由于兼容性好,它在上个世纪80年代是最广泛采用的系统总线,不过它的弱点也是显而易见的,比如传输速率过低、CPU占用率高、占用硬件中断资源等。后来在PC‘98规范中,就开始放弃了ISA总线,而Intel从i810芯片组开始,也不再提供对ISA接口的支持。ISA总线扩展插槽由两部分组成,一部分有62引脚,其信号分布及名称与PC/XT总线的扩展槽基本相同,仅有很小的差异。另一部分是AT机的添加部分,由

3、36引脚组成。这36引脚分成两列,分别称为C列和D列。isa接口卡的外观isa插槽的外观ISA接口引脚定义引脚定义方向说明A1/I/OCHCKI/Ochannelcheck;activelow=parityerrorA2D7Databit7A3D6Databit6A4D5Databit5A5D4Databit4A6D3Databit3A7D2Databit2A8D1Databit1A9D0Databit0A10I/OCHRDYI/OChannelready,pulledlowtolengthenmemorycyclesA11A

4、ENAddressenable;activehighwhenDMAcontrolsbusA12A19Addressbit19A13A18Addressbit18A14A17Addressbit17A15A16Addressbit16A16A15Addressbit15A17A14Addressbit14A18A13Addressbit13A19A12Addressbit12A20A11Addressbit11A21A10Addressbit10A22A9Addressbit9A23A8Addressbit8A24A7Addre

5、ssbit7A25A6Addressbit6A26A5Addressbit5A27A4Addressbit4A28A3Addressbit3A29A2Addressbit2A30A1Addressbit1A31A0Addressbit0B1GND GroundB2RESETActivehightoresetorinitializesystemlogicB3+5V +5VDCB4IRQ2InterruptRequest2B5-5VDC -5VDCB6DRQ2DMARequest2B7-12VDC -12VDCB8/NOWSNoW

6、aitStateB9+12VDC +12VDCB10GND GroundB11/SMEMWSystemMemoryWriteB12/SMEMRSystemMemoryReadB13/IOWI/OWriteB14/IORI/OReadB15/DACK3DMAAcknowledge3B16DRQ3DMARequest3B17/DACK1DMAAcknowledge1B18DRQ1DMARequest1B19/REFRESHRefreshB20CLOCKSystemClock(67ns,8-8.33MHz,50%dutycycle)

7、B21IRQ7InterruptRequest7B22IRQ6InterruptRequest6B23IRQ5InterruptRequest5B24IRQ4InterruptRequest4B25IRQ3InterruptRequest3B26/DACK2DMAAcknowledge2B27T/CTerminalcount;pulseshighwhenDMAterm.countreachedB28ALEAddressLatchEnableB29+5V +5VDCB30OSCHigh-speedClock(70ns,14.31

8、818MHz,50%dutycycle)B31GND Ground    C1SBHESystembushighenable(dataavailableonSD8-15)C2LA23Addressbit23C3LA22Addressbit22C4LA21Addressbit2

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。