fpga实现流水线结构的fft处理器

fpga实现流水线结构的fft处理器

ID:6822967

大小:658.00 KB

页数:7页

时间:2018-01-27

fpga实现流水线结构的fft处理器_第1页
fpga实现流水线结构的fft处理器_第2页
fpga实现流水线结构的fft处理器_第3页
fpga实现流水线结构的fft处理器_第4页
fpga实现流水线结构的fft处理器_第5页
资源描述:

《fpga实现流水线结构的fft处理器》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、FPGA实现流水线结构的FFT处理器作者:作者单位:刊名:英文刊名:年,卷(期):被引用次数:参考文献(6条)朱冰莲,刘学刚重庆大学,通信工程学院,重庆,重庆大学学报(自然科学版)JOURNALOFCHONGQINGUNIVERSITY(NATURALSCIENCEEDITION)2004,27(9)11次1.韩颖.王旭.吴嗣亮FPGA实现高速加窗复数FFT处理器的研究[期刊论文]-北京理工大学学报2003(03)2.LIUJINMING.YINGHUAIQIAOTheDominantFrequencyPosition'sInfluenceonFF

2、Tspectrumleakage19963.郑星亮.程沽.魏任之数字信号处理中的窗效应及窗函数的应用原则1997(02)4.潘文.钱俞寿.周鹗基于加窗插值FFT的电力谐波测量理论(Ⅰ)窗函数研究1994(01)5.程佩青数字信号处理20026.Pault.CAPOZZAASingle-ChipNarrowBandFrequencyDomainExcisorforaGlobalPositioningSystemGPSReceiver2000(03)相似文献(10条)1.学位论文陆旦前快速傅立叶变换(FFT)的FPGA实现2007随着数字电子技术的发展,

3、数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒体等领域。快速傅立叶变换(FFT)使离散傅立叶变换的运算时间缩短了几个数量级,在数字信号处理领域被广泛应用。FFT已经成为现代信号处理的重要手段之一。现场可编程门阵列(FPGA)是近年来迅速发展起来的新型可编程器件。随着它的不断应用和发展,也使电子设计的规模和集成度不断提高。同时基于FPGA实现FFT的设计方法和思想被提出。本次设计的目的是快速傅立叶变换(FFT)的FPGA实现。此文在分析了快速傅立叶算法的基础上,提出了一种频率抽取基4FFT的FPGA设计方案,针对现有FFT的FPGA实

4、现过程中蝶形运算需要频繁乘以多个旋转因子提出了改进方法,减少了旋转因子的乘法次数和存储空间,加快了蝶形运算的速度,设计的地址映射方法,无需运算即可得到所需数据的存放地址,并结合采用乒乓结构和流水线方式,来提高快速傅立叶变换(FFT)FPGA实现的速度。描述了一片FPGA芯片内完成了整个FFT处理器的电路设计,经过模块时序仿真和数据的验证及测试,达到工作在50MHz时钟频率的设计要求。最后对后续设计做了描述,并对用FPGA实现FFT做了展望。2.期刊论文谭磊.张朝阳.陈文正.TANLei.ZHANGZhao-yang.CHENWen-zheng高速定点

5、快速傅立叶变换处理器的设计与实现-浙江大学学报(工学版)2005,39(3)针对宽带正交频分复用(OFDM)系统中高速数据处理的要求,提出了64点高速定点快速傅立叶变换(FFT)处理器在现场可编程门阵列(FPGA)中的设计与实现方法.该方法采用了基于按频率抽取(DIF)Radix-4算法的3级流水线结构,每级将乘法器的旋转因子输入端固定为常数值,而不是作为变量从ROM中读取,流水寄存中间数据结果,使之处于稳态,并进行比特位截取定点操作.实验结果表明,该方法在保证运算精度和实现复杂度的同时,减少了ROM读取时间,提高了处理器的数据时钟频率和处理速度,更

6、好的满足了宽带OFDM系统高速数据收发处理的要求.3.学位论文陈媚媚点数可配置的FFT处理芯片设计研究2009快速傅立叶变换(FFT)是数字信号处理领域的核心算法之一,在现代数字信号处理的各个领域有着极为广泛的应用。随着宽带OFDM系统,ADSL系统,数字电视系统,雷达及声纳信号处理系统的快速发展,作为这些数字信号处理系统的关键模块之一的FFT处理器,愈发显得重要起来。目前,实现FFT运算的硬件载体,主要有三种:数字信号处理器(DSP),现场可编程门阵列(FPGA)以及专用集成电路(ASIC)。由于很多领域都对FFT运算提出了诸如高精度、高速度、高实

7、时性及低功耗的要求,而在这三种硬件实现中只有ASIC能够满足这些要求,因此研制高点数、高速度、高精度的FFT专用处理芯片具十分重要的意义。可配置高性能FFT处理芯片可以实现4,16,64,256,1024点数据的快速傅立叶变化。本文研究的可配置高性能FFT处理芯片是基于TSMC0.18μmCMOS标准单元库的半定制ASIC设计,采用自顶向下,以关键模块为设计对象的设计方法,使用VerilogHDL,描述系统,在Modelsim、DesignCompiler、PrimeTime和Astro等电子设计自动化(EDA)工具中完成。在可配置高性能的设计要求下

8、,本文在分析各种算法特点后,选取IEEE754单精度浮点数作为运算数据格式,采用时间抽取(DIT)基-4算法

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。