实验二中规模组合逻辑电路的设计

实验二中规模组合逻辑电路的设计

ID:9011079

大小:164.64 KB

页数:5页

时间:2018-04-14

实验二中规模组合逻辑电路的设计_第1页
实验二中规模组合逻辑电路的设计_第2页
实验二中规模组合逻辑电路的设计_第3页
实验二中规模组合逻辑电路的设计_第4页
实验二中规模组合逻辑电路的设计_第5页
资源描述:

《实验二中规模组合逻辑电路的设计》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实验二中规模组合逻辑电路的设计一、实验目的1、学习译码器与数据选择去的分析方法与设计方法;2、学习用集成逻辑门安装、调试逻辑电路,并测试其逻辑功能;3、学习数字电子线路故障检测的一般方法。二、实验器材1、74LS138三线八线译码器2片2、74LS153双四选一数据选择器2片3、其它小规模逻辑门若干4、数字万用表1台三、预习要求1、预习译码器与数据选择器的使用方法2、根据实验任务要求设计电路,并根据所给的标准器件画出逻辑图。四、实验原理(1)74LS138芯片介绍74LS138是一款三线八线译码器。A2、A1、A0为二进制译码输入端,为译码输出端(低电平

2、有效),G1、 、 为选通控制端。当G1=1、    时,译码器处于工作状态;当G1=0、     时,译码器处于禁止状态。图2-174LS138引脚图与逻辑图表2-174LS138真值表输入输出G1A2A1A0100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100××××11111111×1×××11111111利用使能端能方便地将两个3/8译码器组合成一个4/16译码器用2片74LS138扩展成一

3、片四线十六线译码器。图2-274LS138扩展图二进制译码器实际上也是脉冲分配器。若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器(又称多路分配器),如图所示。若在G1输入端输入数据信息,,地址码所对应的输出是G1数据信息的反码;若从端输入数据信息,令G1=1、=0,地址码所对应的输出就是端数据信息的原码。若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲分配器。图2-3用74LS138实现脉冲分配器二进制译码器还能方便地实现逻辑函数,3位二进制译码器给出3变量的全部最小项;可以利用这些最小项实现各种组合逻辑电路。例如:74LS138设计一

4、个全加器①写出函数的标准与或表达式,并变换为与非-与非形式。②画出用二进制译码器和与非门实现这些函数的接线图。图2-4用74LS138实现全加器(2)芯片74LS153介绍图2-574LS153管脚图74LS153是集成双4选1数据选择器。选通控制端为低电平有效,即=0时芯片被选中,处于工作状态;=1时芯片被禁止,Y=0。四、实验内容1、测试74LS138的逻辑功能。表2-2输入输出G1A2A1A01000010001100101001110100101011011010111012、用74LS138和若干逻辑门设计一个两位二进制数值比较器表2-3000

5、00000111111110000111100001111001100110011001101010101010101013、用一片74LS153设计一个全加器,完成下表表2-4A00001111B0011001101010101五、实验报告1、按步骤完成实验,并将数据填入表格。2、思考(1)逻辑图中管脚高有效与低有效有什么区别?(2)编码器和译码器通常用到什么场合?(3)编码器和译码器是怎样实现扩展的?(4)比较数据选择器与数据分配器的区别

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。