数字时钟课程设计报告as

数字时钟课程设计报告as

ID:12756619

大小:754.00 KB

页数:14页

时间:2018-07-18

数字时钟课程设计报告as_第1页
数字时钟课程设计报告as_第2页
数字时钟课程设计报告as_第3页
数字时钟课程设计报告as_第4页
数字时钟课程设计报告as_第5页
资源描述:

《数字时钟课程设计报告as》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、梧州学院电子信息工程系数字电路课程设计报告书任务起止日期:2013年6月24日至2013年6月30日止班级:11电本3班指导老师:郭慧日期:2013年6月24日学生姓名:黄斯文学号:1101902310分数:14摘要 数字电子钟是一种用数字显示秒﹑分﹑时的记时装置,与传统的机械时钟相比,它一般具有走时准确﹑显示直观﹑无机械传动装置等优点,因而得到了广泛的应用:小到人们的日常生活中的电子手表、电子闹钟,大到车站﹑码头﹑机场等公共场所的大型数字显电子钟。 本课程设计是要通过简单的逻辑芯片实现数字电子钟。要

2、点在于用555芯片连接输出为一秒的多谐振荡器用于时钟的秒脉冲,用74LS160(10进制计数器)、74LS00(与非门芯片)等连接成60和24进制的计数器,再通过数码管显示,构成简单数字时钟。关键字数字时钟计数器555芯片分频器数码管74LS系列校时报时目录一、设计任务和要求……………………………………………3二、设计的方案的选择与论证…………………………………3(1)总体电路分析…………………………………………3(2)仿真分析………………………………………………4(3)仿真说明……………………………

3、…………………4三、电路设计计算与分析………………………………………4(1)计数计时电路………………………………………4(2)校时选择电路………………………………………5(3)整点译码电路………………………………………5(4)定时比较电路………………………………………6(5)振荡电路……………………………………………7(6)译码电路……………………………………………8(7)器件分析……………………………………………9四、总结及心得…………………………………………………10五、附录……………………………

4、……………………………12(1)元器件明细表……………………………………………12(2)附图………………………………………………………13六、参考文献……………………………………………………1414一、设计任务和要求实现24小时的时钟显示、校准、整点报时、闹铃等功能。具体要求:(1)显示功能:具有“时”、“分”、“秒”的数字显示(“时”从0~23,分0~59,秒0~59)。(2)校时功能:当刚接通电源或数字时钟有偏差时,可以通过手动的方式去校时。(3)整点报时:当时钟计时到整点时,能进行整点报时。(4

5、)闹铃功能:在24小时之内,可以设定定时时间,当数字时钟到定时时间时能进行报时提醒。二、设计的方案的选择与论证(1)总体电路分析总体电路设计是将单元电路模块小时计时电路、分钟计时电路、秒计时电路、校时选择电路、整点译码电路、闹钟电路等模块连接在一起,外接输入开关和输出显示数码管构成。总体结构图如下:时显示电路分显示电路秒显示电路时译码电路分译码电路秒译码电路时计数电路分计数电路秒计数电路校时选择电路闹钟电路秒脉冲产生电路(2)仿真分析单击运行按钮,可观测仿真结果。电路能完成显示计时、校时、整点报时以及

6、闹铃等功能。计时功能。当开关S1、S2都处于左边触点时,数字时钟工作于计时状态。此时,电路中的秒计时电路、分计时电路以及小时计时电路分别对秒脉冲、分脉冲和小时脉冲进行计数。计数结果经数码管显示计时时间值。校时功能。当开关S1、S2都处于右边触点时,数字时钟工作于校时状态。按瞬态按钮B键,可以选择对“小时”、“分钟”和“秒钟”14进行校时。校时时通过开关S3(按C键)手动输入校时时间。整点报时功能。整点译码电路通过识别整点时间,产生整点报时信号。当前时间为零点时,会产生整点报时,此时探针会亮,蜂鸣器会响

7、。闹钟报时功能。通过校时功能将“小时”、“分钟”和“秒钟”设定在某一时间点,然后重新校时,调整到设定点以前的某一时间,当时钟到达设定点时,信号灯会亮,并且蜂鸣器会响。一、电路设计计算与分析(1)计数计时电路总设计图如下图:该电路时计时部分用两片74LS160构成二十四进制计数器,与非门74LS00D构成译码电路,该译码电路能识别代码“24”,输出信号使~CLR=0,计数器的计数值被置0.所以,整个计数器的技术状态图为00至01至02至…至23至24(暂态)至00至01至…,共有24个稳定状态。14该电

8、路秒计时部分和分计时部分分别用两片74LS160构成六十进制计数器,与非门74LS00D构成译码电路,该译码电路能识别代码59。整个计数器的计数状态图为00至01至…至58至59至00…,共有60个稳定的状态。其封装引脚同小时计时电路,以下是时分秒计数电路的放大效果图:(2)校时选择电路。校时选择电路如下图:u该校时选择电路能进行手动校时利用两个单刀双掷开关分别对时位和分位进行校正。p校时位时,要求时位以每秒计1的速度循环计数;p校分位时,要求分位以每秒

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。