基于单片机at89s51控制的数字时钟课程设计报告

基于单片机at89s51控制的数字时钟课程设计报告

ID:13183663

大小:284.99 KB

页数:26页

时间:2018-07-21

基于单片机at89s51控制的数字时钟课程设计报告_第1页
基于单片机at89s51控制的数字时钟课程设计报告_第2页
基于单片机at89s51控制的数字时钟课程设计报告_第3页
基于单片机at89s51控制的数字时钟课程设计报告_第4页
基于单片机at89s51控制的数字时钟课程设计报告_第5页
资源描述:

《基于单片机at89s51控制的数字时钟课程设计报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、宁波技师学院课程设计报告论文题目基于AT89S51控制的数字时钟专业班级学生姓名___学号___指导教师______________宁波技师学院电气技术系二零一三年九月摘要本系统采用MSC-51系列单片机以AT89S51为中心器件来设计多功能数字时钟。文中详细介绍了51单片机应用中的数据转换显示,数码管显示原理,动态扫描显示原理,单片机的定时中断原理。该时钟系统能实现时钟日历的功能:能进行时、分、秒的显示;也具有日历计算、显示和时钟,日历的校准、定时时间的设定,实现秒表,整点报时等功能关键词:AT89S51;74LS2

2、45;原理;时钟;单片机目录1引言42总体设计方案52.1系统总体结构框图53硬件设计63.1复位电路63.2晶振电路63.3数码管原理图73.3.1AT89S51的管脚说明84软件设计94.1主程序流程图95制作和调试中遇到的问题和解决方法96结论107致谢108参考文献10附录1C语言程序11附录2硬件接线图24附录3系统仿真图25宁波技师学院电气系胡珂、姚烨汀、虞峰课程设计26宁波技师学院电气系胡珂、姚烨汀、虞峰课程设计261引言近年来随着科技的飞速发展,单片机的应用正在不断地走向深入,同时带动传统控制检测日新月

3、异更新.在实时检测和自动控制的单片机应用系统中,单片机往往是作为一个核心部件来使用,仅单片机方面知识是不够的,还应根据具体硬件结构,以及针对具体应用对象特点的软件结合,加以完善.本文通过用对一个能实现定时,日历显示功能的时间系统的设计学习,详细介绍了51单片机应用中的数据转换显示,数码管显示原理,动态扫描显示原理,单片机的定时中断原理、从而达到学习,了解单片机相关指令在各方面的应用。宁波技师学院电气系胡珂、姚烨汀、虞峰课程设计261总体设计方案系统AT89S51、LED数码管、按键、电容,电阻,晶震等部分构成,能实现的

4、功能有:时间显示、日期显示、定时。左键:切换更改项目,按一下选择更改时钟秒位,再按为分位、小时位。小时位置在按则跳出编辑时间功能。中键:给当前项进行加1的控制,使当前项在个位加1。右键:给当前项进行减1的控制,使当前项在个位减1。1.1系统总体结构框图针对于设计思想,做系统的结构框图如下图2-1所示:晶振电路显示电路复位电路AAAT89S51按键控制电路图2-1总体方案方框图宁波技师学院电气系胡珂、姚烨汀、虞峰课程设计261硬件设计本数字时钟系统的硬件电路主要包括晶振电路、数码显示电路及其它外围电路等。3.1复位电路【

5、2】[9]复位电路的基本功能是:系统上电时提供复位信号,直至系统电源稳定后,撤销复位信号。为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防电源开关或电源插头分-合过程中引起的抖动而影响复位。下图所示的RC复位电路可以实现上述基本功能,Sm为手动复位开关。图3-0复位电路图3.2晶振电路[1]AT89S51中有一个构成内部震荡器的高增益反向放大器,引脚XTAL1和XTAL2分别是放大器的输入端和输出端,这个放大器与作为反馈元件的石英晶体构成自激震荡电路。外接石英晶体及电容C1,C2接在放大器的反馈回路中构成并联

6、震荡电路。图3-1晶体震荡电路3.3数码管原理图[4][8][10]。宁波技师学院电气系胡珂、姚烨汀、虞峰课程设计26图3-2数码管管脚图1.3.1AT89S51的管脚说明[2]图3-3AT89S51管脚图VCC电源电压.GND接地.RST复位输入.当RST变为高电平并保持2个机器周期时,将使单片机复位.WDT溢出将使该引脚输出高电平,设置SFRAUXR的DISRTO位(地址8EH)可打开或关闭该功能.DISKRTO位缺省为RESET输出高电平打开状态.XTAL1反向振荡放大器的输入及内部时钟工作电路的输入.XTAL2

7、来自反向振荡放大器的输出.P0口一组8位漏极开路型双向I/O口.也即地址/数据总线复用口.作为输出口用时,每位能驱动8个TTL逻辑门电路,对端口写"1"可作为高阻抗输入端用.在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻.在Flash编程时,P0口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻.P1口一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路.对端口写"1",通过内部的上拉电阻把端

8、口拉到高电平,此时可作输入口.作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL).Flash编程和程序校验期间,P1接收低8位地址.P2口宁波技师学院电气系胡珂、姚烨汀、虞峰课程设计26一个带内部上拉电阻的8位双向I/O口.P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路.对端口写"

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。