武汉理工大学信息工程学院课程设计题目2012年2

武汉理工大学信息工程学院课程设计题目2012年2

ID:17728407

大小:1.01 MB

页数:7页

时间:2018-09-05

武汉理工大学信息工程学院课程设计题目2012年2_第1页
武汉理工大学信息工程学院课程设计题目2012年2_第2页
武汉理工大学信息工程学院课程设计题目2012年2_第3页
武汉理工大学信息工程学院课程设计题目2012年2_第4页
武汉理工大学信息工程学院课程设计题目2012年2_第5页
资源描述:

《武汉理工大学信息工程学院课程设计题目2012年2》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、武汉理工大学信息工程学院EDA课程设计题目课题一巴克码发生器(No1;19)1、设计并实现一个巴克码(01110010代码)发生器。波形图见图12(c)。图12(c)巴克码(01110010代码)发生器仿真波形图课题二巴克码检测器(No2;20)1、设计一个七位巴克码(X1110010)代码检测器,当识别到一组代码时,输出一个高电平脉冲。*课题3设计一个256×8的ROM(No3;21)1、设计内容设计一个256×8的ROM在设计ROM时,根据ROM的大小,可以采用不同的方法进行设计,比如4×8、8×8或1

2、6×8的ROM可以采用数组描述或WHEN-ELSE。然而数组描述ROM在面积上是最有效的,在用数组描述时,常把数组常量描述的ROM放在一个程序包中,这种方法可以提供ROM的重用,在程序包中应当用常量定义ROM的大小。而用WHEN-ELSE描述一个ROM,它却是最直观的,它是类似查表的方式来设计的,如下面的例程就是一个用WHEN-ELSE设计的16×8的ROM。但对于MAXPLUSII这个软件,对于用数组描述的ROM在编译过程中会出错,有可能MAXPLUSII在语法支持上不太全面,但可以用其他的VHDL语言仿

3、真综合工具进行仿真或综合,如ACTIVEVHDL、MODELSIM、LEONARDO等。*课题48×8位双端口的SDRAM(No4;22)采用数组或例化的方法设计并实现一个8×8位双端口的SDRAM。7l8条数据输入线lWaddress为写地址输入线lRaddress为读地址输入线lnWR为写控制线,低电平有效lnRD为读控制线,低电平有效lnCS为片选信号线,低电平有效lCLK为同步时钟输入线l8条数据输出线实验源程序是sramd.vhd。当nCS为‘0’,nWR为‘0’时,在CLK上升沿时刻,数据总线上

4、的数据将写入由Waddress所指定的单元;当nCS为‘0’,nRD为‘0’时,在CLK上升沿时刻,将由Raddress所指定的单元内的数据输出到总线上。其外形结构图如图17(a)所示。波形仿真时序图如图17(b)。图17(a)双端口SDRAM图17(b)波形仿真时序图*课题516×16点阵控制接口(No5;23)设计一个共阴16×16点阵控制接口,要求:在时钟信号的控制下,使点阵动态点亮,点亮方式自行设计,其中位选信号为16-4编码器编码输出。在实验箱中,16×16点阵显示的驱动电路已经做好,并且其位选信

5、号为一4-16译码器的输出,所以我们在设计点阵控制接口时,其位选信号输出必须经16-4编码。7图18(a)16×16点阵控制接口引脚功能控制器的引脚功能图如图18(a)所示,其中:DIN[3..0]为显示花样模式选择,高电平有效;CLK为时钟输入端;DOTOUT[15..0]为行驱动信号输出;SELOUT[3..0]为列选信号输出,为16-4编码信号。当din输入是“0000”时,我们要实现16×16点阵的16列依次从上往下依次点亮,最后一列全亮后又依次从第一列开始从下往上先全亮再依次熄灭时,对列选信号我们

6、采用与7段数码管的位选信号一样的处理方法,即列扫描信号频率大于24HZ;对行驱动信号可以采用移位的方法,可先定义一个16位的信号,若最高位置为‘1’,我们采用右移的方法,使每一位都置‘1’,这就实现依次点亮;当第0位也置‘1’后,给第0位置‘0’,再采用左右的方法将每一位又重新置‘0’,这样就实现了反相依次熄灭,等第15位为‘0’时,又重新开始,以此循环。波形仿真图如下图18(b)。显示自己的姓名。对于din输入其他的值的显示花样,请自行设计。图18(b)波形仿真图实验连线将CP端接时钟输出,并使输入频率约

7、为1MHZ,DIN[3..0]分别接4位拨码开关,DOTOUT[15..0]分别接点阵显示模块的L15~L0,SELOUT[3..0]分别接点阵显示模块的SEL3~SEL0。*课题6乐曲演奏电路(No6;24)设计乐曲演奏电路,可以自动演奏乐曲(梁祝、荷塘月色、隐形的翅膀、歌唱祖国、我心永恒、ScarboroughFair斯卡布罗集市等任选一首)。7课题7D/A接口(函数发生器)(No7;25)1、设计要求设计并实现一个DA转换控制器,要求:l使用实验仪器上现有的D/A转换器AD5620或AD558l采用C

8、PLD完成对AD5620或AD558的控制,并与AD5620或AD558结合完成四种波形的产生(频率相同):递增斜波;递减斜波;三角波;递增阶梯波。对于AD5620DAC芯片的各种介绍请参阅其数据手册。对于AD558芯片的各种介绍请参阅其数据手册。课题8六人抢答器(No8;26)抢答台数为6,具有抢答开始后20秒倒计时,20秒倒计时后六人抢答显示超时,并报警。能显示超前抢答台号并显示犯规报警。系统复位后进入抢答状

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。