数字电子技术复习提纲 期末考试例题

数字电子技术复习提纲 期末考试例题

ID:18846862

大小:391.50 KB

页数:13页

时间:2018-09-26

数字电子技术复习提纲 期末考试例题_第1页
数字电子技术复习提纲 期末考试例题_第2页
数字电子技术复习提纲 期末考试例题_第3页
数字电子技术复习提纲 期末考试例题_第4页
数字电子技术复习提纲 期末考试例题_第5页
资源描述:

《数字电子技术复习提纲 期末考试例题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1、下图为TTL门电路,输出状态为()。该门电路为门,Y=&YBA2、构成32Kⅹ8位的存储器需要()个16Kⅹ1位的芯片。3、试说明在下列情况下应该选用哪一种类型的数字集成电路。其中A代表输入端,Y代表输出端。1)()2)()3)()4)预防按钮按下时产生抖动而造成逻辑单元误动作。()5)记录友人电话号码,记录后可以查找,但不再更动。()4、一个10位地址码、8位输出的ROM,其存储容量为()。现有16K×4RAM一片,该RAM有()位地址码,()根数据线,()个存储单元。设该存储器的起始地址为全0,则其最高地址的十六进制地址码为()H。5、某逻辑函数F=ABC,它的

2、反函数应是(   )。A.B.C.D.函数的反函数之最简或与式是()。A.B.C.D.6、电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为(   )。A.“110”B.“100”C.“010”D.“000”7、为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用()电路。A.施密特触发器B.双稳态触发器C.多谐振荡器D.单稳态触发器8、逻辑电路如图所示。试对应图示输入波形,分别画出输出端L1和L2的波形。(触发器的初态为0)9、某组合逻辑电路的输入、输出信号的波形如图4所示

3、。1)写出电路的逻辑函数表达式;2)用卡诺图化简逻辑函数;3)用8选1数据选择器74HC151实现该逻辑函数。10、用一片74HC138和适当的逻辑门实现11、试分析下图所示电路是几进制计数器。要求列方程,画出状态图及各触发器输出端的波形。12、分析图示时序逻辑电路(1)问该电路属于同步时序电路还是异步时序电路?(2)写出该电路的驱动方程、状态方程以及输出方程;(3)采用状态转换图方法分析该电路的功能;(4)画出该电路的时序图。13、试用集成四位二进制计数器CT74LS161构成9进制计数器。(图中为同步置数端,为异步置0端,当,输入记数脉冲时,具有计数功能。)(10分

4、)14、分析如图所示电路,画出它的状态图,说明它是几进制计数器。15、图所示是一双相时钟发生器。设触发器的初始状态Q=0。1)分析该电路中555电路及周围元件构成什么电路;2)画出555电路v3、v1及v2的波形。16、由555定时器构成的电路如图所示,试求:1)图(a)构成了什么器件;2)在图(b)中画出该电路的电压传输特性曲线;3)如果输入Ui为图(c)的波形,画出对应输出UO的波形。17、试分析下图所示的同步时序电路,列出状态表,画出状态图及时序图。18、用74138和与非门实现函数。19、由PAL构成的逻辑电路如图所示,试写出该电路的逻辑表达式,并确定其逻辑功能

5、。20、1.用代数法化简逻辑表达式2、用卡诺图化简下式为最简与或式。3、用代数法化简逻辑表达式为最简与或式Z=ABC+AC+A+CD4、用卡诺图化简下式为最简与或式6、下列逻辑式对应的组合电路,不可能存在竞争冒险的是(   )。A.B.C.D.7、能实现“线与”的逻辑门电路是()。A.与非门B.异或门C.漏极开路门8、能起定时作用的电路是(     )A.施密特触发器     B.单稳态触发器C.多谐振荡器    D.译码器9、为了提高多谐振荡器频率的稳定性,最有效的方法是(   )。A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器D.保持环境温度不变

6、三、化简(每题4分,共8分)1、用代数法化简逻辑表达式为最简与或式2、用卡诺图法化简下式为最简与或式Y(A,B,C,D)=∑m(0,2,4,5,6,8,9)+∑d(10,11,12,13,14,15)四、作图题(8分)逻辑电路如图所示。试对应图示输入波形,分别画出输出端L1和L2的波形。(触发器的初态为0)五、分析设计题(本题共4小题,共44分)1、(12分)某组合逻辑电路的输入、输出信号的波形如图4所示。1)写出电路的逻辑函数表达式;2)用卡诺图化简逻辑函数;3)用8选1数据选择器74HC151实现该逻辑函数。2(12分)试分析下图所示电路是几进制计数器。要求列方程,

7、画出状态图及各触发器输出端的波形。3.试用集成四位二进制计数器CT74LS161构成9进制计数器。(图中为同步置数端,为异步置0端,当,输入记数脉冲时,具有计数功能。)(10分)4、(10分)图8所示是一双相时钟发生器。设触发器的初始状态Q=0。1)分析该电路中555电路及周围元件构成什么电路;2)画出555电路v3、v1及v2的波形。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。