数字电路样卷new

数字电路样卷new

ID:21706403

大小:2.31 MB

页数:7页

时间:2018-10-24

数字电路样卷new_第1页
数字电路样卷new_第2页
数字电路样卷new_第3页
数字电路样卷new_第4页
数字电路样卷new_第5页
资源描述:

《数字电路样卷new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、年月日考试用广西大学课程考试试卷班级:考位号:装订线(答题不得超过此线)学号:姓名:(——学年度第学期)课程名称:数字逻辑与逻辑设计试卷类型:(A,B)命题教师签名:教研室主任签名:主管院长签名:题号一二三四五总分应得分2020102327100实得分评分:评卷人考试过程中不允许将试卷拆开,否则以作弊论。得分评卷人一、单项选择题(本大题共10小题,每小题2分,共20分。在每小题给出的四个选项中,只有一项是符合题意的,把你所选的选项前面的字母填在题后的括号内。)1、-1001的补码是。A.01001B.11001C.10110D.10111()2、逻辑函数F=的最简与或式为。A.

2、B.C.D.()3、逻辑函数F=的标准或与式为。A.∏(2,4,6,7)B.∏(0,1,4,7)C.∏(0,2,6,7)D.∏(1,3,4,5)()4、右图中为TTL逻辑门,其输出F为。A.B.C.D.()5、若Y1(A,B,C)=∑(0,1,3,6,7),Y2(A,B,C)=∑(2,3,4,5,6),则正确的表述为。A.Y1+Y2=1B.Y1·Y2=0C.Y1=D.Y1=Y2()6、JK触发器要求状态由0→1,其输入信号应为。A.JK=0XB.JK=1XC.JK=X0D.JK=X1()7、如右图所示波形图表示的逻辑关系是。A.B.C.F=ABD.不能确定()8、下列函数中不会

3、产生竞争冒险的是。A.B.C.D.()9、RAM是。A、只读存储器B、易失性存储器C、非易失性存储器D、以上都不是()10、下列电路中能实现的电路是。()ABCD得分评卷人二、填空题(本大题共10小题,每小题2分,共20分。把答案填在题中横线上。)1、与二进制数(01011110)2相等的八进制数为。2、逻辑函数F=A+B的对偶函数F′=________。3、如下图所示TTL电路中,F=。4、若施密特触发器的电源电压VCC=6V,则回差电压△U=V。5、石英晶体多谐振荡器的突出优点是。6、的反函数是。7、欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译

4、码器的输出端数为。8、如图所示ROM,F1=,F2=。9、FPGA是门阵列。10、8位移位寄存器组成的环形计数器有个有效状态。得分评卷人三、作图题(10分)如图所示触发器,已知各输入波形,试画Q的波形。得分评卷人四、分析题(本大题共2个小题,共23分,每小题分值标在各小题后)1、分析如图所示电路。(8分)要求:(1)列写B、A的函数表达式及最简与或式。(2)列写真值表。(3)功能描述。2、分析如图所示电路(15分)要求(1)时钟方程、驱动方程、输出方程(2)状态方程(3)状态表、状态图(4)功能描述得分评卷人五、设计题(本大题共3个小题,共27分,每小题分值标在各小题后)1、试

5、设计一个4股东表决电路,A占股份40%,B占股份30%,C占股份20%,D占股份10%,当>50%的股份同意时,提案通过,<50%的股份同意时,提案否决,=50%时,从新表决。用如图所示3入8出译码器及适当逻辑们实现。(10分)要求:(1)定义输出变量(2)列写真值表(3)列写输出函数表达式(4)画逻辑图。2、用如图所示的双向移位寄存器及适当的逻辑门实现一个1010序列检测器,当接收到1010时输出为1。DIR右移输入,DIL左移输入(7分)要求:(1)文字说明设计思想。(2)画逻辑图。双向移位寄存器功能表S1S0工作状态01111××00011011置0保持右移左移并行输入2

6、、用JK触发器及必要的逻辑门设计一个带进位输出的四进制减法计数器。(10分)要求:(1)画状态图和状态表。(2)状态分配。(3)画二进制状态表。(4)求状态方程,驱动方程。(5)检查能否自启动,画逻辑图。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。