实验报告-表决器的设计与实现

实验报告-表决器的设计与实现

ID:22284124

大小:145.56 KB

页数:5页

时间:2018-10-28

实验报告-表决器的设计与实现_第1页
实验报告-表决器的设计与实现_第2页
实验报告-表决器的设计与实现_第3页
实验报告-表决器的设计与实现_第4页
实验报告-表决器的设计与实现_第5页
资源描述:

《实验报告-表决器的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、Kcy-CFull-AdderCircuitX2实验名称组合逻辑电路的设计与实现Designandimplementationofthecombinationallogiccircuit实验时间实验地点A6-213实骑人负(学号+姓名)项目内容1.设计全加器电路,实现二进制加法屮一列的运算(6分)1.Designacircuitoffull-adder,implementingthebinaryadditionononecolumnofbitswithintwooperands.提示:Tips:在二进制加法每一列的运算屮包含了3个输入,a,,么和07/7

2、7;,分别代表两个加数屮的对应位,和前一列的进位值;该位加运算的输出也有两个,分别是进位结果和加的结果sumi0Ateachcolumn,thereare3valuesthatmustbeadded:onebitfromeachofthetwooperandsandthecarryfromthepreviouscolumn.Wedesignthesethreebitsaso/zb'andcarry,.Andthereare2results,thesumbitst/mfandthecarryovertothenextcolumn,carryi+1.要求:D

3、emands:该屯路的输入输出如下,谘设计并实现逻辑屯路部分,并通过multisim检验电路是否正确。Designthecircuitwiththeinputpartandtheoutputpartshownasfollows.Checkwhetherthecircuitcanworkwiththesoftwaremultisim.(Filecontainingcircuitoftheinputandoutputparthasbeensupplied.)vccXI5V1W5V1WFig1CircuitofinputandoutputpartofFull-

4、Adder2.设计加法器,实现4位二进制加法运算(4分)Designanaddingcircuitforaddingtwo4-bitbinarynumbers.提示:Tips:在任务1的基础上,通过对全加器的连接,实现1个4位二进制加法运算器,Wecangroundthistaskontaksl,byconnectingseveralfull-adders.该屯路的输入用幵关模拟,输出用灯泡模拟,如阁2所示。设汁并实现中间的逻辑也路部分,并使用multisim软件对电路进行仿真,验证电路适否正确。Switchesareusedtosimulatethei

5、nputvalues,andlampsfortheresultandthecircuitofinputandoutputpartofthistaskisasshowninFig2.ThecombinationallogicdesignedbyyoushouldbeaddedtothecircuitKcy-CFull-AdderCircuitX2实验名称组合逻辑电路的设计与实现Designandimplementationofthecombinationallogiccircuit实验时间实验地点A6-213实骑人负(学号+姓名)项目内容1.设计全加器电路

6、,实现二进制加法屮一列的运算(6分)1.Designacircuitoffull-adder,implementingthebinaryadditionononecolumnofbitswithintwooperands.提示:Tips:在二进制加法每一列的运算屮包含了3个输入,a,,么和07/77;,分别代表两个加数屮的对应位,和前一列的进位值;该位加运算的输出也有两个,分别是进位结果和加的结果sumi0Ateachcolumn,thereare3valuesthatmustbeadded:onebitfromeachofthetwooperandsa

7、ndthecarryfromthepreviouscolumn.Wedesignthesethreebitsaso/zb'andcarry,.Andthereare2results,thesumbitst/mfandthecarryovertothenextcolumn,carryi+1.要求:Demands:该屯路的输入输出如下,谘设计并实现逻辑屯路部分,并通过multisim检验电路是否正确。Designthecircuitwiththeinputpartandtheoutputpartshownasfollows.Checkwhethertheci

8、rcuitcanworkwiththesoftwaremultisim.(Fil

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。