“数字逻辑”试题

“数字逻辑”试题

ID:25212968

大小:2.16 MB

页数:6页

时间:2018-11-18

“数字逻辑”试题_第1页
“数字逻辑”试题_第2页
“数字逻辑”试题_第3页
“数字逻辑”试题_第4页
“数字逻辑”试题_第5页
资源描述:

《“数字逻辑”试题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、………密………封………线………以………内………答………题………无………效……一、填空题(每题1.5分,共15分)1、已知74LS系列的VOLmax=0.5V,VOHmin=2.7V,VILmax=0.8V,VIHmin=2.0V,则直流噪声容限是()。2、若EPROM的容量为512K字×8位,则地址码应取()位。3、EPROM可视为存储一个()输入()输出的真值表。4、CMOS门电路中,NMOS的串联可实现()操作,NMOS的并联可实现()操作。5、已知带符号二进制反码为(001101)2,问对应的8-b

2、it的补码为()2.6、DAC的功能是将输入的()成正比地转换成()输出。7、CMOS或非门的未用输入端应连接到()电平上。二、判断题(每题1分,共5分)1、()仅由与非门构成的电路是组合逻辑电路。2、()若,则3、()具有n个输入、m个输出、p个触发器的状态机有个状态。4、()1个“1”与1000个“0”的同或(异或非)运算,结果为“1”。5、()若,则。三、(1)将F1函数进行卡诺图化简,并以或非/或非结构予以实现。(5分)(2)将F2函数进行卡诺图化简,并以与非/与非结构予以实现。(5分)第6页共6

3、页………密………封………线………以………内………答………题………无………效……四、现有下列真值表,其中A2、A1、A0是电路的输入,D1和D0是电路的输出。请用一个138和少量的与非门实现该电路。(12分)A2A1A0D1D00001000101010110111110001101101100011100五、请判断下面的由F所构成的电路图是否存在静态冒险,若存在,则请消除之。(8分)第6页共6页………密………封………线………以………内………答………题………无………效……六(12分)已知电路的输入波形如图所

4、示,请写出电路的激励方程和转移输出表,并画出对应输出Y的波形图(设起始状态为QD,QJK=00)。七采用集成计数器74163和集成多路选择器74151连接的电路如下所示;请写出该电路的转移输出表,并指出该电路实现什么功能。(8分)第6页共6页………密………封………线………以………内………答………题………无………效……八、采用4位通用移位寄存器74194构成的计数器如下图所示,要求该计数器能在时钟信号触发下,可以从输出端Z周期性输出“110010”的串行序列信号,要求电路能够自校正(以最小风险法实现)。已经

5、赋值的状态转换图如下所示。补充下面的电路完成设计,写出设计过程。(12分)Functiontablefor74194:inputsNextstatefunctionS1S0QA*QB*QC*QD*Hold00QAQBQCQDShiftright01SRSIQAQBQCShiftleft10QBQCQDSLSIload11ABCD第6页共6页………密………封………线………以………内………答………题………无………效……九、具有六个状态的时序逻辑电路的状态转换表如图所示,其中M为输入控制信号,请画出输出C及每个

6、触发器次态的卡诺图,求出用D触发器实现的各个触发器的激励方程和输出逻辑函数表达式。不要求画电路图。(12分)Q2Q1Q0MC01000001DDD0001010011001001111000111000100100101DDD01010000011110DDD1110111DDD1010Q2*Q1*Q0*第6页共6页………密………封………线………以………内………答………题………无………效……第6页共6页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。