基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc

基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc

ID:27870165

大小:190.00 KB

页数:4页

时间:2018-12-06

基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc_第1页
基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc_第2页
基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc_第3页
基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc_第4页
资源描述:

《基于DDS芯片和集成锁相芯片构成的宽频合成器设计.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于DDS芯片和集成锁相芯片构成的宽频合成器设计  摘要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999MHz,频率步进为5Hz,相位噪声为-91dBc/    DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PLL)的参考信号由D

2、DS的输出信号驱动。VCO的输出频率由PLL芯片的电荷泵(CP)输出,并通过低通滤波器(LPF)后控制。频率合成器的输出信号为VCO的输出信号。该频率合成器通过单片机提供控制信号,以改变DDS中FTW和PLL的分频比。  VCO输出信号频率与DDS输出信号频率间的关系为:    而DDS的输出频率由频率控制字K控制,且有:    式中:M是DDS的相位累加器的位数;fref是DDS的内部时钟。这样,式(1)可以写成:    在图1所示的结构中,由于DDS模块具有较高的频率分辨率,所以从式(3)可以看出,理论上输出信号具有比传统结构更高的频率分辨率

3、。设计中晶振频率为400MHz,PLL分频比为27。由式(3)计算可知,该频率源可以实现5Hz的频率分辨率。其中DDS的输出频率为22~37MHz,所以系统输出频率范围为594~999MHz,达到了设计要求。  l.2电路实现  对于DDS模块,采用了AD9954芯片产生低频参考信号。AD9954是ADI公司最新的AgiIeRF合成器,具有32位的频率控制字。在400MHz的时钟频率下,输出频率分辨率可以达到约4.7&TImes;10-5Hz,具有14位可编程移相单元。芯片采用了先进的:DDS技术,内部集成14位的高性能DAC。该DAC具备优秀的

4、动态性能,相位噪声优于-120dBc/  PLL模块在该设计结构中尤为重要。在此采用ADF4113锁相环芯片。ADI公司研制的数字锁相频率合成器ADF4113,最高工作频率可达4GHz,主要应用于无线射频领域,用以构成数字锁相环,锁定某一频率。该电路内部资源主要包括可编程的模分频器:8/9,16/17,3z/33,64/65;可编程的14位参考频率分频器;可编程的射频信号分频器;3线串行总线接口;模拟和数字的锁定状态检测功能。该芯片的最高鉴相频率达到55MHz,芯片的底噪为-171dBc/

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。