基于8086单芯片计算机外设ip软核设计技术的研究论文

基于8086单芯片计算机外设ip软核设计技术的研究论文

ID:31974458

大小:2.63 MB

页数:63页

时间:2019-01-29

基于8086单芯片计算机外设ip软核设计技术的研究论文_第1页
基于8086单芯片计算机外设ip软核设计技术的研究论文_第2页
基于8086单芯片计算机外设ip软核设计技术的研究论文_第3页
基于8086单芯片计算机外设ip软核设计技术的研究论文_第4页
基于8086单芯片计算机外设ip软核设计技术的研究论文_第5页
资源描述:

《基于8086单芯片计算机外设ip软核设计技术的研究论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于8086单芯片计算机外设IP软核设计技术的研究摘要ITRS预计到2010年时半导体工艺技术将进入45纳米阶段,单个芯片可以集成数十亿计的晶体管。基于这种技术发展的趋势,单台PC机的全部电路(显示器和键盘除外)都可以集成到一块芯片实现单芯片计算机。本论文工作围绕基于8086的单芯片计算机最小集项目开展研究,采用IP/SoC的设计方法,设计了最小集中两个重要的外设IP电路一可编程外围接口IP与可编程外围定时/计数器IP,并实现了这两个IP分别与8255和8254芯片指令集兼容,最后实现了两个IP在

2、单芯片计算机平台中的集成验证。为了增加整个芯片平台的可测性与可调试性,本论文讨论了目前流行的边界扫描测试技术,设计了边界扫描测试电路一JTAG调试模块,增强了芯片的可测试性与可调试性。实验结果显示,两个外围IP与JTAG调试模块都能很好的满足设计的要求。主要工作和取得的成果如下:1)探讨了一种基于8086CPU核的单芯片计算机平台的架构,设计两款外围接口IP软核a8255和a8254,并对其进行IP独立验证,实现基于8086单芯片计算机平台的最小集搭建;2)设计基于IEEE1149.1标准的JTA

3、G调试模块,为单芯片计算机提供测试与调试端口。关键词:系统芯片单芯片计算机接口IP调试模块JTAGnTheResearchondesignmethodologyofseveralperipheralsoftIPsin8086一basedSingle—-ChipPCAbstractITRSexpectedthatsemiconductortechnologyscalewouldenter45·nanometereraintheyearof2010andmorethanonebilliontransi

4、storswouldbeintegratedintoaSinglechip.Accordingtothistrend,allcircuitmodules(exceptmonitorandkeyboard)ofsinglePCcanbeintegratedinachip,whichisthesingle-chipcomputer.Theresearchinthisthesisisbasedontheprojectoftheminimumsetof8086-basedSingle—ChipPC.Int

5、hispapertheauthoradoptedtheIP/SoCdesignmethodologyanddesignedtwoimportantperipheralIPs-programmableperipheralinterfacea8255IPandprogrammableperipheralintervaltimera8254IP.ThesetwoIPsarefullyinstruction-levelcompatiblewith8255chipand8254chip.Thentheint

6、egrationverificationofthemintoasingle—chipcomputerplatformisrealized.Inordertoincreasetestabilityanddebuggabilityoftheplatform,thispaperalsodiscussedboundary-scantechniqueanddesignedtheboundary·scancircuit—JTAGdebuggingmodule.experimentalresultsshowth

7、atboththetwoperipheralIPsandJTAGdebugmodulecanwellmeetthedesignrequirements.mainWOrkandachievementsareasfollows:1)Akindof8086CPU—basedsingle—PCplatformarchitectureisdiscussedanddesignoftwoperipheralIPcoresa8255anda8254areimplemented.Independentfunctio

8、nalverificationofthemanditintegrationintotheminimumsetofSingle-ChipPCplatformisalsodiscussed;2)DesignofJTAGdebugmodulebasedonIEEE149.1standardispresentedtoaffordtestanddebuginterfaceforSingle-ChipPC.Keywords:System—on·a—Chip,Single—ChipPC,Inte

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。