基于PCI总线的高速数据采集卡的研制.pdf

基于PCI总线的高速数据采集卡的研制.pdf

ID:32042256

大小:2.14 MB

页数:55页

时间:2019-01-30

基于PCI总线的高速数据采集卡的研制.pdf_第1页
基于PCI总线的高速数据采集卡的研制.pdf_第2页
基于PCI总线的高速数据采集卡的研制.pdf_第3页
基于PCI总线的高速数据采集卡的研制.pdf_第4页
基于PCI总线的高速数据采集卡的研制.pdf_第5页
资源描述:

《基于PCI总线的高速数据采集卡的研制.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、国防科学技术大学硕士学位论文基于PCI总线的高速数据采集卡的研制姓名:林小青申请学位级别:硕士专业:信息与通信工程指导教师:黎湘20031201图

2、璐科学技术大学研究生院学位论文撼要窝遴数据荣嶷系统馆斑璇代德号与镄愚处瑷妁基越,近年皋隧羞毅熊AfD器终熬幂凝稚窭弱褥囊了鞍大匏发漩。稳通焉鼙离速数攒聚集系统帮资韵产品价格让入鼙丽生鼹。因而,寻找一种使用方便的A/D转换器件,通过简单的电路设计张获褥憷能伐嶷蜓离遴敲撬果嶷系襞一蠹是王覆设诗申邃求弱秘标。零文谖诗势实豌了~静綦予PCI蕊线韵赢邋数据袋粲卡。本文结

3、论帮分分绥了强蔚数攒采案授术领躐的总舔现状。鬻二章对PCI憩线进行了檄述,璧点讨论丁PCI总线配鼹宠赳以及传输机制,并遴一步介缨了PCI接融控裁芯嚣S5933。簿三章掰宠了熬令系统麓槿黎窝接西设计。毽禽佯缅静嘏路设计方案戳赦系统酌工作原理的详尽躐明。粼四章讨论了基予PCI总线的VxD驱动稷詹的设计与实蟪。第教惑疆变了系统黪灏试蘩爽,并逶章予了嚣黧缝务器。蕞磊,憨结了谂交承工侉,捂出了避一步的研究方向。【关键词】:高越数据采粲,PCi总线,S5933控傣4器,A/D转换,VxD髂I页重茨科学技术大学礤究生院

4、学经论文ABSTRACTThehigh-speeddataacquisitionsystemasthebaseofmodemsignalandinformationprocessingisdevelopingveryquicklywiththeappearanceofthenewAIDconversionchip.ButtheuniversaldataacquisitionsystemisSOexpensive,thusdesigningahighperformancehigh—speeddataacqu

5、isitionsystemusingA/Dconversionchipandeasycircuitisalwaysthetargetofengineer.Thispaperintroducesakindofhigh-speeddataacquisitionsystembasedOnPCIBUS.Thesituationofcurrentdataacquisionfieldisdiscussedintheprolegomenon.ChaptertwosummarizethePCIBUS、thedatatra

6、nsferringmechanismand$5933PCIcontrollerofAMCC。Chapterthreestudiesthedesignofthesystemarchitectureandinterface.Thecircuitdesignandthesystemworkingtheoryarealsoilluminatedbydetail.chapterfourstudiestheVxDdriverbasedonPCIBUS。Chapterfiveisaboutthesimulatingan

7、ddebugging,ThegeneralworkofthispaperiSsummarizedandthefartherresearchdirectionispointedoutinthelastchapter.【Keywords】:High-speedDataAcquisition,PCIBUS,$5933Controller,A/DConversionlVxD繁It菱国防科学技术大学研究生院学位论文图目录1微型计算机数据采集框图⋯⋯⋯⋯⋯⋯⋯2集散型数据采集系统框图⋯⋯⋯⋯⋯⋯⋯1突发数据传送⋯⋯⋯

8、⋯⋯⋯⋯⋯⋯⋯⋯⋯2PCI读交易⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯3PCI写交易⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯4PCI首部寄存器⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯5类代码寄存器⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯6命令寄存器⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯7$5933内部结构框图⋯⋯⋯⋯⋯⋯⋯⋯⋯8同步FIFO寄存器突发RDFIFO#访问⋯⋯9异步FIFO寄存器砌)FIFO#访问⋯⋯⋯⋯l系统原理框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯2电路板实物图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯3AD9220内部功能块图⋯⋯⋯⋯⋯⋯⋯⋯4AD9220定时关系⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯5

9、运放驱动单端输入直流耦合输入⋯⋯⋯⋯6带电平偏移的直流耦合单端输入驱动电路7单端交流耦合驱动电路⋯⋯⋯⋯⋯⋯⋯⋯8模拟驱动电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯9串行NV存储器接口⋯⋯⋯⋯⋯⋯⋯⋯⋯1$5933、FIFO读端口控制逻辑原理图⋯..1FIFO端口A控制逻辑原理图⋯⋯⋯⋯⋯l锁存、FIFO写逻辑原理图⋯⋯⋯⋯⋯⋯1初始化模块流程图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯2FIFO传输参数设置流程⋯⋯⋯⋯⋯⋯⋯一3中断控制块流程图⋯⋯⋯⋯⋯⋯⋯⋯

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。