基于fpga多路高精度a%2fd采集卡设计论文

基于fpga多路高精度a%2fd采集卡设计论文

ID:32703687

大小:18.21 MB

页数:76页

时间:2019-02-14

基于fpga多路高精度a%2fd采集卡设计论文_第1页
基于fpga多路高精度a%2fd采集卡设计论文_第2页
基于fpga多路高精度a%2fd采集卡设计论文_第3页
基于fpga多路高精度a%2fd采集卡设计论文_第4页
基于fpga多路高精度a%2fd采集卡设计论文_第5页
资源描述:

《基于fpga多路高精度a%2fd采集卡设计论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、河北科技矣学学位论文原创性声明\一本人郑重声明:所呈交的学位论文,是本人在导师的指导下,独立进行研究工作所取得的成果。对本文的研究做出重要贡献的个人和集体,均己在文中以明确方式标明。除文中已经注明引用的内容外,本论文不包含任何其他个人或集体已经发表或撰写过的作品或成果。本人完全意识到本声明的法律结果由本人承担。学位论文作者盛名:磊匆壶苡2.0I丐年箩月≯6日指导教师签名:;幻/孑年r月2多日河北科技大学学位论文版权使用授权书本学位论文作者完全了解学校有关保留、使用学位论文的规定,同意学校保留并向

2、国家有关部门或机构送交论文的复印件和电子版,允许论文被查阅和借阅。本人授权河北科技大学可以将本学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存和汇编本学位论文。口保密,在一年解密后适用本授权书。本学位论文属于0不保密。(请在以上方框内打“廿’)学位论文作者签名:叼匆蚕蛾指导教师虢雠璃少f弓年岁月≥‘日≯叼多年r月z多日摘要摘要数据采集是信号与信息系统中的一个重要组成部分,也是数字信号处理的关键环节。数据采集是将传感器输出的信号通过一定的处理转换成计算机识别的

3、数字信号,转换后的数字信号由计算机根据不同的需要进行相应的计算和处理。传统的高速数据采集系统设计方法是利用单片机和硬件F球O对信号进行采集,但这种系统控制单一,且不易升级。随着EDA技术的发展,FPGA的使用越来越广泛。FPGA电路逻辑关系清晰,芯片时延性小、速度快,且可用VHDL或VerilogHDL来描述其内部逻辑电路,便于修改和升级。如果将FPGA控制器应用在高速数据采集系统中,将会极大地提高系统的稳定性与可靠性。本课题设计了一个基于FPGA的多通道、高精度的高速数据采集卡。它主要由FPG

4、A控制模块、数据采集模块以及接口总线构成,该数据采集卡具有速度高、功耗低、数据传输方便等优点。数据采集卡采用A/D转换器ADSl246对信号进行放大、差分转换和模数转换,然后,利用FPGA设计系统时钟模块、内部控制模块及缓存模块,这样不仅能够通过控制模块来控制通道选择、波特率配置和控制采样速率等,还能够实现数据的传递、缓存和处理等功能,最后通过串行接口把FPGA中的缓存数据传送到数据终端。本课题中采用FPGA作为数据采集卡的核心器件,这类数据采集系统能够高效、高精度、稳定的对数据进行实时采集,有

5、着很高的可扩展性和可调试性。FPGA内部的时序控制模块利用硬件描述语言VHDL来实现,同时选用24位S.△串行ADSl246转换器进行模数转换,提高了数据采集速率和采集精度。本课题主要依据数据采集的理论进行设计研究,对使用ADSl246进行模数转换、其与FPGA的通信方式、FPGA芯片内部设计以及接口输出进行了主要研究设计,硬件方面对采集卡的各级硬件电路进行设计,软件方面并对系统进行了时序仿真和功能仿真,验证了系统的可行性后对系统进行软硬件调试。关键词FPGA;数据采集;ADSl246:多通道;

6、串行接口河北科技大学硕士学位论文Abs仃actDataacquisitionisallimportantpartinthesignalandinformationsystemanditalsoisthekeylinkinthedi舀talsignalprocessing.Dataacquisitionisaprocessthatmakesthesensoroutputsignalconvertedtodigitalsignalcanbereeognisedbycomputer.Theconver

7、teddigl’talsignaliscalculatedandprocessedbythecomputeraccordingtothedifferentneeds.Thetraditionalmethodofhigh—speeddataacquisitionsystemdesignistousesinglechipmicrocomputerandhardwareFIF0,butthecontrolissingle,andnoteasytoupgradeforthiskindofsystem.T

8、otheFPGAcircuitlogic,itsrelationshipisclear,chipdelayissmall,fast,anditsinternallo百ccircuitcanbedescribedbytheVHDLorVcrilogHL,anditiseasytomodifyandupgrade.IftheFPGAcontrollerisusedinhigh—speeddataacquisitionsystemwillgreatlyimprovesystemstabilityand

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。