用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路

用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路

ID:33825257

大小:1.23 MB

页数:71页

时间:2019-02-28

用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路_第1页
用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路_第2页
用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路_第3页
用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路_第4页
用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路_第5页
资源描述:

《用于ccd信号处理器的低抖动快速锁定可编程多相位时钟电路》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、代号10701学号1111122788分类号TN4密级公开题(中、英文)目用于CCD信号处理器的低抖动快速锁定可编程多相位时钟电路ALow-JitterFast-LockingProgrammableMulti-PhaseClockCircuitForCCDSignalProcessor作者姓名赵杨指导教师姓名、职称刘帘曦副教授学科门类工学学科、专业微电子学与固体电子学提交硕士论文日期二〇一四年一月万方数据西安电子科技大学学位论文独创性(或创新性)声明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的

2、论文是我个人在导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中做了明确的说明并表示了谢意。申请学位论文与资料若有不实之处,本人承担一切的法律责任。本人签名:日期:西安电子科技大学关于论文使用授权的说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究生在校攻读学位期间论文

3、工作的知识产权单位属西安电子科技大学。学校有权保留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内容,可以允许采用影印、缩印或其它复制手段保存论文。同时本人保证,毕业后结合学位论文研究课题再撰写的文章一律署名单位为西安电子科技大学。(保密的论文在解密后遵守此规定)本学位论文属于保密,在年解密后适用本授权书。本人签名:日期:导师签名:日期:万方数据万方数据摘要摘要时钟产生电路主要有锁相环(PhaseLockedLoop,PLL)和延迟锁定回路(DelayLockedLoop,DLL)两

4、种结构,由于DLL结构更加简单、稳定性更好、噪声更小,目前越来越多的研究人员倾向于使用DLL结构代替PLL结构实现同样的电路功能。本文采用DLL结构设计一款片内多相位时钟电路,该多相位时钟电路的作用是为12bit80MHzCCD信号处理器提供精准可调的时序信号。针对传统DLL结构在锁定过程中可能出现无法锁定的情况,本文在设计多相位时钟电路时,加入了启动电路结构,只要压控延迟线的初始延迟小于一个参考时钟周期,电路就不会陷入无法锁定。为加快DLL的锁定时间,本文在正常的锁定过程之前加入粗调过程,粗调过程中,

5、电荷泵的充放电电流被提高为正常工作时的两倍,加快锁定速度。当DLL接近锁定时,结束粗调,转入正常锁定过程,电荷泵充放电电流回到原来大小,鉴相器继续检测输出信号与输入信号的相位差,直到DLL完成锁定。为降低DLL系统的时钟抖动,本文分析了延迟单元热噪声与抖动的关系,设计了一种具有低抖动特性的延迟单元电路结构。为实现可编程功能,在DLL电路之后加入边沿组合电路,通过改变边沿选择寄存器中的数值,就能改变输出时钟信号的相位,从而为CCD信号处理器提供相位可调的时序信号。电路采用SMIC0.18μm3.3V1P6

6、M混合信号CMOS工艺设计,版图面积为900μm×350μm。采用CadenceSpectre软件进行仿真,在TT工艺角,3.3V电源电压,27℃条件下仿真得到,当输入时钟频率为80MHz时,DLL的锁定时间为5.23μs,相邻两相信号之间的间隔满足260ps±5ps,测得周期抖动(JC)的峰峰值为1.09ps,方均根值为182fs,较好地满足电路设计的要求。关键词:多相位时钟电路延迟锁定回路快速锁定CCD信号处理器万方数据用于CCD信号处理器的低抖动快速锁定可编程多相位时钟电路万方数据Abstract

7、AbstractClockgeneratingcircuitmainlyhastwostructures,oneisPLL(PhaseLockedLoop,PLL)andtheotherisDelayLockedLoop(DelayLockedLoop,DLL).BecausetheDLLstructureismuchsimpler,lessnoiseandbetterstability,nowmoreandmoreresearcherstendtousetheDLLinsteadofthePLLtoi

8、mplementthesamefunctions.Amulti-phaseclockcircuitisdesignedbasedontheDLLstructure.Theclockcircuitistoprovideaccurateandprogrammabletimingsignalsfora12bit80MHzCCDsignalprocessor.Intheviewofthesituationoffalselockwhichthetra

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。