高速serdes接口芯片中抖动仿真技术的研究

高速serdes接口芯片中抖动仿真技术的研究

ID:35188908

大小:6.54 MB

页数:95页

时间:2019-03-21

高速serdes接口芯片中抖动仿真技术的研究_第1页
高速serdes接口芯片中抖动仿真技术的研究_第2页
高速serdes接口芯片中抖动仿真技术的研究_第3页
高速serdes接口芯片中抖动仿真技术的研究_第4页
高速serdes接口芯片中抖动仿真技术的研究_第5页
资源描述:

《高速serdes接口芯片中抖动仿真技术的研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、矣各如故丈著UNIVERSITYOFELECTRONICSCIENCEANDTECHNOLOGYOFCHINA硕±学位论文tMASTERTHESIS纖gfl论文题目高速rDes接口芯片中抖动備技术的妍究Sen'9学科专业微电子学与固体电子学’;、学号201321030320作者姓名张亚东指导教师王忆文教授編遍遞iiiiSi:;\v:分类号密级注1UDCSerDes(题名和副题名)(作

2、者姓名)指导教师(姓名、职称、单位名称)申请学位级别学科专业提交论文日期2016.3.18论文答辩日期2016.5.17学位授予单位和日期20166答辩委员会主席评阅人注1:注明《国际十进分类法UDC》的类号。ResearchonJitterSimulationTechnologyAppliedinHigh-SpeedSerDesChipAMasterThesisSubmittedtoUniversityofElectronicScienceandTechnologyofChinaMajor:Mic

3、roelectronicsandSolid-StateElectronicsAuthor:YadongZhangSupervisor:Prof.YiwenWangSchool:SchoolofMicroelectronicsandSolid-StateElectronics独创性声巧本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果,。据我所知除了文中特别加标注和致谢的地方夕h,论文中不包含其他人己经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机

4、构的学位或证书而使用过的材料。与我一同王作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示谢意。?^/^作者签名:杂变瓜日期:X年^月/'日论文使用授权本学位论文作者完全了解电子科技大学有关保留、使用学位论文的规定,有权保留并向国家有关部口或机构送交论文的复印件和磁盘,允许论文被查阅和借阅。本人授权电子科技大学可[^将学位论文的全部或部分内容编入有关数据库进行检索,可[^采用影印、缩印或扫描等复制手段保存、汇编学位论文。(保密的学位论文在解

5、密后应遵守此规定)^亞巧、作者签名;新导师签名:斗>/日期:如/年^月日摘要摘要随着处理器性能和通信技术的快速发展,人们对数据传输速率的要求越来越高,SerDes芯片已经取代传统并行传输成为新一代高速串行接口的主流。在高速SerDes接口芯片的设计中,抖动是最需要设计者关注的问题。研究抖动仿真技术是为了能够精确地仿真SerDes电路设计,有效地验证并提升SerDes芯片的抗抖动性能,设计出性能优良的SerDes芯片。本论文首先研究了SerDes芯片的电路结构;其次对影响其抗抖动性能的各

6、种因素如传输线、封装管脚、输入信号等进行研究分析与建模,并将建立的模型加入到仿真中,对电路进行了精确地仿真;然后针对仿真结果,研究分析了SerDes芯片中的CDR电路和预加重电路,以求通过时钟数据恢复技术和信号均衡技术来改善芯片的抗抖动性能;最后完成了SerDes芯片的后端设计与物理实现,成功流片后对SerDes芯片进行了测试。本论文主要研究SerDes芯片设计中的抖动仿真技术,利用Verilog-A语言完成了输入时钟及数据信号的抖动模型、传输线模型、封装模型的建立;并使用这些模型基于Hspice软

7、件仿真了SerDes电路设计;基于CadenceVirtuoso软件完成了SerDes芯片中的CDR和预加重电路的设计,提高了芯片的抖动容限;基于MentorCalibre软件对SerDes版图设计进行了规则检查。经过仿真验证过的设计采用SMIC0.13umCMOS混合信号工艺实现,最终实现的SerDes芯片的抖动容限为0.25UI。关键词:SerDes,抖动,抖动仿真,时钟数据恢复,信号均衡IABSTRACTABSTRACTWiththerapiddevelopmentofprocessorper

8、formanceandcommunicationtechnology,thedemandofdatatransmissionrateincreaseshighlyandhighly.SerDeshasreplacedthetraditionalparalleltransmissionandbecomethemainstreamofhighspeedserialinterface.Inthedesignofhigh-speedSerDeschip,thedesigner

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。