触发器时序逻辑电路实验报告

触发器时序逻辑电路实验报告

ID:35236529

大小:1.38 MB

页数:6页

时间:2019-03-22

触发器时序逻辑电路实验报告_第1页
触发器时序逻辑电路实验报告_第2页
触发器时序逻辑电路实验报告_第3页
触发器时序逻辑电路实验报告_第4页
触发器时序逻辑电路实验报告_第5页
资源描述:

《触发器时序逻辑电路实验报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实验名称:触发器应用姓名学号:专业:姓名:学号:日期:2010.5.19地点:东三306B-1实验报告课程名称:数字电子技术基础实验指导老师:樊伟敏成绩:__________________实验名称:触发器应用实验实验类型:设计类同组学生姓名:__________一、实验目的和要求(必填)二、实验内容和原理(必填)三、主要仪器设备(必填)四、操作方法和实验步骤五、实验数据记录和处理六、实验结果与分析(必填)七、讨论、心得一、实验目的1.加深理解各触发器的逻辑功能,掌握各类触发器功能的转换方法。2.熟悉触发器的两种触发方式(电平触发和边沿触发)及其触发特点。3.

2、掌握集成J-K触发器和D触发器逻辑功能的测试方法。4.学习用J-K触发器和D触发器构成简单的时序电路的方法。5.进一步掌握用双踪示波器测量多个波形的方法。二、主要仪器与设备实验选用集成电路芯片:74LS00(与非门)、74LS11(与门)、74LS55(与或非门)、74LS74(双D触发器)、74LS107(双J—K 触发器),GOS-6051 型示波器,导线,SDZ-2 实验箱。三、实验内容和原理1、D→J-K的转换实验①设计过程:J-K触发器和D触发器的次态方程如下:J-K触发器:,D触发器:Qn+1=D若将D触发器转换为J-K触发器,则有:。②仿真与实验

3、电路图:仿真电路图如图1所示。操作时时钟接秒信号,便于观察。图15实验名称:触发器应用姓名学号:③实验结果:JKQn-1Qn功能0000保持110100置0101101翻转101001置1112、D触发器转换为T’触发器实验①设计过程:D触发器和T’触发器的次态方程如下:D触发器:Qn+1=D,T’触发器:Qn+1=!Qn若将D触发器转换为T’触发器,则二者的次态方程须相等,因此有:D=!Qn。②仿真与实验电路图:仿真电路图如图2所示。操作时时钟接秒信号。图2③实验结果:发光二极管按时钟频率闪动,状态来回翻转。3、J-K→D的转换实验。①设计过程:J-K触发器

4、和D触发器的次态方程如下:J-K触发器:,D触发器:Qn+1=D图3若将J-K触发器转换为D触发器,则二者的次态方程须相等,因此有:J=D,K=!D。②仿真与实验电路图:如图3所示。5实验名称:触发器应用姓名学号:③实验结果:符合D触发器的功能,D=1,发光二极管亮,Q=1;D=0,发光二极管不亮,Q=0。4、J-K→T′的转换实验。①设计过程:J-K触发器和T’触发器的次态方程如下:J-K触发器:,T’触发器:Qn+1=!Qn若将J-K触发器转换为T’触发器,则二者的次态方程须相等,因此有:J=K=1②仿真与实验电路图:仿真与实验电路图如图4所示。图4③实验

5、结果:符合T′触发器的功能,发光二极管按时钟频率闪动,状态来回翻转。5、用双D触发器设计一个单发脉冲发生器。(1)手动单次脉冲发生器的测试:手控脉冲接逻辑开关,系列脉冲为秒脉冲信号,两个D触发器的输出分别接发光二极管。①实验原理:手动提供一个脉冲,此时第一个D触发器的输出为高电平,经过一个cp脉冲后,由于第二个D触发器的输入是第一个D触发器的输出,所以其输出也为高电平,Q非为低电平,第一个触发器立刻置零,经过一个cp脉冲的时间,第二个触发器的输出也为低电平,数码管熄灭,亮的时间为一个cp脉冲的时间间隔。②实验电路:实验电路图如图5所示。图5图6③实验结果:当手

6、控脉冲输出一个脉冲信号时,单次脉冲发生器的输出端的输出一个秒脉冲信号。(2)用示波器观察单次脉冲发生器工作状态:手控脉冲和系列脉冲都接1kHz信号,用示波器观察CP、Q1、Q2的波形。5实验名称:触发器应用姓名学号:①实验电路:实验电路图如图6所示。②用示波器观察得到的实验波形如图7所示。(a)CP端与Q1端波形图(b)Q1端与Q2端波形图整理上述两幅实拍波形图,绘制出CP、Q1、Q2的波形如下图所示。6、用D触发器设计一个4位移位寄存器电路并进行实验(移位寄存器要求能实现串行输入,并行输出与串行输出两种方式。①设计过程:D触发器的输入为前一个触发器的输出,并

7、且所有触发器使用同一个CP脉冲,串行输入的数据是从第一个D触发器输入。②仿真与实验电路图:仿真与实验电路图如图7所示。图75实验名称:触发器应用姓名学号:③实验结果:4位数据实现了移位的并行和串行输出。7、用J-K触发器设计一个双向时钟脉冲产生电路并进行实验①设计过程:首先把J-K触发器设计成一个T’触发器,输出的结果和结果的非再与cp脉冲求与,就能实现双向时钟脉冲频率相同,相位不同。②仿真与实验电路图:仿真与实验电路图如图8所示。③实验结果:得到的双向时钟脉冲波形如图9。图8图98、用两片74LS74(4个D触发器)实现四路竞赛抢答器电路。输入为四个按钮S4

8、S3S2S1、总清零端、10kHz时钟

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。