’C54x的片内外设电路

’C54x的片内外设电路

ID:36606546

大小:292.10 KB

页数:20页

时间:2019-05-09

’C54x的片内外设电路_第1页
’C54x的片内外设电路_第2页
’C54x的片内外设电路_第3页
’C54x的片内外设电路_第4页
’C54x的片内外设电路_第5页
资源描述:

《’C54x的片内外设电路》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第2章TMS320C54x的硬件结构2.6’C54x的片内外设电路’C54x器件除了提供哈佛结构的总线、功能强大的CPU以及大容量的存储空间外,还提供了必要的片内外部设备。不同型号的’C54x芯片,所配置的片内外设有所不同,这些片内外设主要包括:①通用I/O引脚②定时器③时钟发生器④主机接口HPI⑤串行通信接口⑥软件可编程等待状态发生器⑦可编程分区转换逻辑第2章TMS320C54x的硬件结构1.通用I/O引脚’C54x芯片为用户提供了两个通用的I/O引脚。XF:用于程序向外设传输标志信息。通过此引脚的置位或复位,可以控制外设的

2、工作。分支转移控制输入引脚BIO外部标志输出引脚XFBIO:用来监控外部设备的运行状态。在实时控制系统中,通过查询此引脚控制程序流向,以避免中断引起的失控现象。2.6’C54x的片内外设电路可以用软件控制改变上述引脚状态SSBXXF置1RSBXXF复位为0第2章TMS320C54x的硬件结构2.定时器’C54x的定时器是一个带有4位预分频器的16位可软件编程减法计数器。这个减法计数器每来1个时钟周期自动减1,当计数器减到0时产生定时中断。通过编程设置特定的状态可使定时器停止、恢复运行、复位或禁止。2.6’C54x的片内外设电路

3、第2章TMS320C54x的硬件结构2.定时器’C54x的定时器主要包括3个存储器映像寄存器:定时设定寄存器TIM定时周期寄存器PRD定时控制寄存器TCR●定时设定寄存器TIM它是一个16位减法计数器,映射到数据存储空间的0024H单元。复位或定时器中断(TINT)时,TIM内装入PRD寄存器的值(定时时间),并进行自动减1操作。●定时周期寄存器PRD16位的存储器映像寄存器,位于数据存储空间的0025H单元,用来存放定时时间常数。每次复位或TINT中断时,将定时时间装入TIM寄存器。第2章TMS320C54x的硬件结构2.定

4、时器●定时控制寄存器TCR16位的存储器映像寄存器,位于数据存储空间的0026H单元,用来存储定时器的控制位和状态位,包括定时器分频系数TDDR、预标定计数器PSC、控制位TRB和TSS等。定时中断的周期:CLKOUT×(TDDR+1)×(PRD+1)时钟周期分频系数定时周期第2章TMS320C54x的硬件结构3.时钟发生器主要用来为CPU提供时钟信号,由内部振荡器和锁相环(PLL)电路两部分组成。可通过内部的晶振或外部的时钟源驱动。锁相环电路具有频率放大和信号提纯的功能,利用PLL的特性,可以锁定时钟发生器的振荡频率,为系统

5、提供高稳定的时钟频率。锁相环能使时钟源乘上一个特定的系数,得到一个比内部CPU时钟频率低的时钟源。2.6’C54x的片内外设电路第2章TMS320C54x的硬件结构4.主机接口HPI主机接口HPI是’C54x芯片具有的一种8位或16位的并行接口部件,主要用于DSP与其他总线或主处理机进行通信。HPI接口通过HPI控制寄存器(HPIC)、地址寄存器(HPIA)、数据锁存器(HPID)和HPI内存块实现与主机通信。2.6’C54x的片内外设电路第2章TMS320C54x的硬件结构4.主机接口HPI①接口所需要的外部硬件少;②HPI

6、单元允许芯片直接利用一个或两个数据选通信号;③有一个独立或复用的地址总线;④一个独立或复用的数据总线与微控制单元MCU连接;⑤主机和DSP可独立地对HPI接口操作;⑥主机和DSP握手可通过中断方式来完成;⑦主机可以通过HPI直接访问CPU的存储空间,包括存储器映像寄存器。⑧主机还可以通过HPI接口装载DSP的应用程序、接收DSP运行结果或诊断DSP运行状态。主要特点:第2章TMS320C54x的硬件结构5.串行通信接口’C54x内部具有功能很强的高速、全双工串行通信接口,可以和其他串行器件直接接口。四种串行口:标准同步串行口S

7、P缓冲同步串行口BSP时分多路串行口TDM多路缓冲串行口McBSP2.6’C54x的片内外设电路第2章TMS320C54x的硬件结构’C54x串行口的配置芯片型号SPBSPMcBSPTMD芯片型号SPBSPMcBSPTMD’C5412000’C5490201’C5420101’C54020020’C5430101’C54090030’C5451100’C54100030’C5461100’C54160030’C5480201’C54200060第2章TMS320C54x的硬件结构5.串行通信接口(1)标准同步串行口SPSP是一

8、个高速、全双工、双缓冲的串行口,提供了与编码器、A/D转换器等串行设备之间的通信,可实现数据的同步发送和接收,能完成8位字节或16位字的串行通信。每个串行口都含有发送数据寄存器DXR、发送移位寄存器XSR、接收数据寄存器DRR和接收移位寄存器RSR,并能以1/4机器周期频率工

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。