基于FPGA的频率域MPEG-2码率转换硬件实现

基于FPGA的频率域MPEG-2码率转换硬件实现

ID:37409535

大小:1.82 MB

页数:64页

时间:2019-05-23

基于FPGA的频率域MPEG-2码率转换硬件实现_第1页
基于FPGA的频率域MPEG-2码率转换硬件实现_第2页
基于FPGA的频率域MPEG-2码率转换硬件实现_第3页
基于FPGA的频率域MPEG-2码率转换硬件实现_第4页
基于FPGA的频率域MPEG-2码率转换硬件实现_第5页
资源描述:

《基于FPGA的频率域MPEG-2码率转换硬件实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、北京邮电大学硕士论文基于FPGA的频率域MPEG.2码率转换硬件实现摘要近年来,随着网络技术的发展和视频编码标准受到广泛接受,视频点播、视频流和远程教育等基于网络的多媒体业务逐渐普及。为了对拥有不同终端资源,不同接入网络以及不同兴趣的用户提供灵活的多媒体数据访问服务,多媒体数据的内容需要根据应用环境动态调整,转码正是实现这一挑战性任务的关键技术之一。视频转码对时间的要求非常苛刻,以至于用高速的通用微处理器芯片也无法在规定的时间内完成必要的运算。因此,必须为这样的运算设计一个专用的高速硬线逻辑电路,在高速FPGA器件上实现或制成高速专

2、用集成电路。用高密度的FPGA来构成完成转码算法所需的电路系统,实现专用集成电路的功能,因其成本低、设计周期短、功耗小、可靠性高、使用灵活等优点而成为适合本课题的最佳选择。本文根据MPEG-2中可变长编码(vLC)理论,采用了两级查找表减少了VLC存储空间的使用,完成VLC编码的实现。根据MPEG.2中关于SystemPacket的定义,针对FPGA可实现性,以空间换取复杂度的减少,实现了PES包的打包模块。根据MPEG一2相应的转码理论,完成了对系统解码模块相应的连接和调试,对解码模块以真实的bit流进行了贴近板级的情况的仿真。根

3、据MPEG.2中TM5的算法的局限性,分析得出只需要对P帧进行相应处理即可改进场景交换北京邮电大学硕士论文对视频质量的影响,完成对TM5的算法的改进。通过性能估算和电路仿真,各模块的吞吐率能够满足转码系统的要求。关键词视频转码VLC编码RLC编码PES包系统框架北京邮电大学硕士论文MPEG.2ⅥDEoTRANSCoDINGmTHoDINDCTDoⅣLUNBASEDoNRATECoNTRoLUSINGFPGARecently,duetotheadvancesofnetworktechnologiesandwideadoptionsof

4、videocodingstandards,networkedmultimediaservices,suchasvideoondemand,videostreaming,anddistancelearning,becomeincreasinglypopularinourlife.Toflexiblydelivermultimediadatatonsa'8withdifferentavailableresources,accessnetworks,andinterests,themultimediacontentmayneedtobea

5、dapteddynamicallyaccordingtotheusagecontext.Transcodingisoneofthekeytechnologiestofulfillthischallengingtask.Digitalvideotranscodingisareal-timesystemwithhighperformance,80thatthegeneralhigh—speedmicroprocessorcouldn’tachieveitsrequirement.Todesignaspecificlogiccircuit

6、andapplyittohigh—speedFPGAisthewaytoimplementthefunctionofASICinthispaperbecauseofitslowcost,shortdesignperiod,hi曲reliabilityandgoodflexibility.BasedonMPEG-2variablelengthcoding(VLC)theory,lookuptablesareusedtoreducestoragespaceandcompleteVLC.ToMPEG-2PacketSystem,theth

7、esisbasedonthedefinitionofFPGACanberealizedandareductionincomplexitybyincreasingspacecompletePESpacketizationmodule.AccordingtotheMPEG-2Transcodingcorrespondingtheory,thedecodingmoduleofthesystemiscombinatedandtheactualbitofaflowofclosetotheboardleveIsimulationiSusedto

8、simulatethemodule.AccordingtotheM_PEG一2TM5ratecontrolalgorithmlimitations,thethesisanalysesP—frameomyneextstobedealtw

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。