UWB无线通信中的信道编解码VLSI实现

UWB无线通信中的信道编解码VLSI实现

ID:37470639

大小:8.61 MB

页数:84页

时间:2019-05-24

UWB无线通信中的信道编解码VLSI实现_第1页
UWB无线通信中的信道编解码VLSI实现_第2页
UWB无线通信中的信道编解码VLSI实现_第3页
UWB无线通信中的信道编解码VLSI实现_第4页
UWB无线通信中的信道编解码VLSI实现_第5页
资源描述:

《UWB无线通信中的信道编解码VLSI实现》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、合肥工业大学硕士学位论文UWB无线通信中的信道编解码VLSI实现姓名:霍晓嵩申请学位级别:硕士专业:检测技术与自动化装置指导教师:高明伦;周萌20071201UWB无线通信中的信道编解码VLSI实现摘要超宽带(UltraWideBand,UWB)技术是一种采用纳秒级脉冲信号宽度、占用GHz级信号频谱、发送功率极低、适用于短距离的无线通信技术,以高分辨率、高截获率、信息含量大和能探测隐蔽目标等优点而成为无线通信领域研究和相关产品开发的热点。由于超宽带信号发射功率低、传送信息量大,容易受到各种干扰,

2、因此降低数据传输过程中的误码率,从而提高通信的抗干扰能力是一个关键问题,通常采用在无线通信的基带芯片中加入信道编码的方法来提高通信系统信息传输的可靠性。本论文研究了UWB无线通信系统采用的信息传输差错控制方案,根据其物理层标准要求,设计并采用VLSI技术实现了参数为(3,1,7)的卷积码和基于最大似然率的Viterbi译码算法。本论文的主要工作包括:首先总结了超宽带无线通信的基本概念和国内外发展动态。针对超宽带信道的特点,确定了信道编解码方案,即卷积码和基于Viterbi算法的译码方案,并且分析

3、了Viterbi译码器的纠错性能。其次,参照基于OFDM调制的物理层协议标准,设计并实现了(3,1,7)卷积码编码电路和Viterbi译码器。在关键路径的优化上,使用并行方式和新型的4:2压缩阵列设计了高速并行ACS电路。电路使用VerilogHDL语言进行描述,Modelsim软件等进行功能仿真。编码器采用MathWorks公司的Matlab软件平台进行建模,并产生测试所需要的软判决信息。最后使用EDA工具对设计进行逻辑级优化和VLSI实现。’最后,验证结果表明,在系统时钟132MHz情况下,

4、电路功能正确,满足了规范中的时序要求。其中,关键路径中的ACS模块的最高工作频率比传统的串行结构ACS提高了大约75%。关键词:超宽带;卷积码;维特比算法;并行;压缩阵列VLSIImplementationofChannelCodingInUWBWirelessCommunicationAbstractBeingawirelessradiocommunicationtechnologysuitableforshortdistancecommunication,UWB(Ultra-WideBand

5、)adaptsnspulsesignalwidthwithGHzsignalfrequencyspectralandlowersignalpower.Itbecomesahotpointinthewirelessradiocommunicationareaforitshighdistinguishability,highinterceptingratio,moreinformationcontentanddetectionabilityonconcealment.Itisakeypointtol

6、owertheerrorrateoftransmissiondatainordertoimprovethereliabilityofcommunication.UWBsystemadaptstheprotocolwhichemploysa(3,1,7)convolutionalencoderandmaximumlikelihoodViterbidecoderinchannelcodingschemewhentransmittingsignaldata.Firstly,thebasicconcep

7、tanddevelopmentofUWBtechnologyathomeandabroadisintroducedinthethesis.SpecificallyforthechannelcharacteristicofUWB,traditionalerrorcorrectschemeconvolutionalcodingandViterbidecodingisadopted.Secondly,consultingOFDMprotocol,a(3,1,7)convolutionalencoder

8、anditsViterbidecoderisimplemented,applyingparallelmode,Byusing4:2compressors,thecompareoperationsareconcurrentwithaddoperationsinACSunit.ThecircuitisdescribedbyVerilogHardwareDescriptionLanguage,frontsimulatedinModelSimandsomeothertools.Softdecisioni

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。