基于AD9854的DDS_PLL的时钟源设计

基于AD9854的DDS_PLL的时钟源设计

ID:37961358

大小:316.94 KB

页数:3页

时间:2019-06-03

基于AD9854的DDS_PLL的时钟源设计_第1页
基于AD9854的DDS_PLL的时钟源设计_第2页
基于AD9854的DDS_PLL的时钟源设计_第3页
资源描述:

《基于AD9854的DDS_PLL的时钟源设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电子测量技术第34卷第8期可编程器件应用ELECTRONICMEASUREMENTTECHNOLOGY2011年8月基于AD9854的DDS+PLL的时钟源设计吴银标谢华付在明(电子科技大学自动化工程学院成都611731)摘要:采用频率分段及直接数字频率合成技术和集成锁相环技术相结合的设计方法,来产生0.1Hz~1.1GHz连续可调的时钟信号。利用FPGA控制DDS芯片、集成锁相环芯片、可编程分频器和多路选择器,顺利实现了利用集成锁相环芯片产生GHz的时钟输出信号。测试结果表明,输出的时钟信号的频率、抖动等性能指标能够满足设计要求。利用集成锁

2、相环芯片产生GHz的输出信号是创新。关键词:直接数字频率合成;集成锁相环;AD9854;FPGA中图分类号:TN743文献标识码:ADDS+PLLdesignofclocksourcebasedonAD9854WuYinbiaoXieHuaFuZaiming(SchoolofAutomation,UniversityofElectronicScienceandTechnologyofChina,Chengdu611731)Abstract:Thefrequencysegmentanddirectdigitalfrequencysynthesi

3、stechnology(DDS)andacombinationofintegratedPLLwereintroducedinordertoproducecontinuouslyadjustableclocksignalrangingbetween0.1Hzand1.1GHz.UsingFPGAtocontrolDDSchip,integratedPLLchip,programmabledividerandmultiplexer,wesuccessfullyproducedGHzclockoutputsignalinthemethodofusi

4、ngintegratedPLLchip.Thetestresultsshowthatthefrequency,jitterandotherperformanceofoutputclocksignalcanmeetourrequirements.UsinganintegratedPLLchiptogenerateGHzsignalistheinnovationofthispaper.Keywords:DDS;integratedPLL;AD9854;FPGA0引言1硬件设计精确、稳定的时钟源是雷达、通信、信号发生器和测试硬件电路包括控制部分和产

5、生时钟的功能部分。控制仪器等电子系统实现高性能指标的关键。在本文中所研究部分由上位机、单片机、FPGA和MAX232组成。FPGA的基于AD9854的DDS+PLL的时钟源,是为某在研的控制DDS、集成锁相环、可编程分频器和多路选择器。单“1.1Gbps高速数据发生器”项目时序模块提供0.1Hz~片机通过MAX232与RS232,上端和上位机相连,下端和1.1GHz连续可调的时钟信号,最小分辨率0.1Hz,FPGA连接,从而实现串口控制。功能部分的时钟信号由LVPECL电平输出。由于输出频率高、带宽极宽,频率分2部分组成,低频段(0.1Hz~

6、70MHz)通过DDS内部比较辨力高,因此采用传统的直接数字频率合成或则锁相环单器直接产生,中、高频段(70MHz~1.1GHz)由DDS激励独实现已不能满足要求,所以采用DDS激励PLL的方法。集成锁相环产生[7]。[1],易实现DDS的优点是频率分辨力高,频率转换速度快如图1所示,功能部分的元器件主要由20MHz外部捷变频,控制方便灵活[2];缺点是DDS杂散严重,频谱纯度晶振、DDS(AD9854)、CMOS=>ECL电平转换差[3]。PLL的优点是具有良好的频率跟踪特性,锁定状态(MC100EPT22)、1∶2ECL驱动(MC10LV

7、EP11)、集成锁无剩余频差[4];缺点是频率分辨力低,不易于实现变频[5]。相环(SY89421)、可编程分频器(SY89871U,可编程分频比所以采用DDS+PLL的方法,可以使两者取长补短,获得为1、2、4、8、16)、高速比较器(ADCMP582)和多路选择器更高的频率分辨力、更快的信号建立时间、低相噪和宽输出(MAX9386)组成[8]。各器件具体作用如下:频率范围等性能[6]。本文于2011年5月收到。·60·吴银标等:基于AD9854的DDS+PLL的时钟源设计第8期4)SY98421:它是集成的锁相环,通过其4个控制脚,可以设

8、定锁相环内部的VCO的分频比N和鉴相器分频比P。它和分立的锁相环的最大不同是其内部集成了鉴相器和VCO,只要外接1个电容和电阻,作为环路滤波器即可,简单方便。而一般

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。