vhdl-数字秒表设计

vhdl-数字秒表设计

ID:38430430

大小:1.53 MB

页数:24页

时间:2019-06-12

vhdl-数字秒表设计_第1页
vhdl-数字秒表设计_第2页
vhdl-数字秒表设计_第3页
vhdl-数字秒表设计_第4页
vhdl-数字秒表设计_第5页
资源描述:

《vhdl-数字秒表设计》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、通达学院2017/2018学年第一学期课程设计实验报告模块名称VHDL课程设计专业学生班级学生学号学生姓名指导教师设计题目数字秒表设计任务要求(1)计时精度10ms,计时范围0~4分59.99秒;(2)设置启动、停止和复位键控制秒表的工作(3)用数码管实时显示计时结果。设备及软件QuasterⅡ目录一、课程设计目的与要求11.1课程设计目的11.2基本要求1二、设计方案--数字秒表的设计12.1设计功能12.2秒表基本原理及设计方法22.3数字秒表设计原理2三、开发环境3四、模块结构44.1数字秒表RTL级电路

2、44.2计时器模块54.3取数模块74.4编码模块84.5数码管显示控制模块124.6数码管地址选择模块13五、设计仿真和实验155.1计时器模块仿真155.2秒表仿真155.3pin引脚接口图165.4实验结果图17六、总结与体会196.1错误分析196.2心得体会19七、参考文献20一、课程设计目的与要求1.1课程设计目的《EDA技术综合设计与实践》(注:EDA即电子设计自动化,ElectronicsDesignAutomation)是继《模拟电子技术基础》、《数字电子技术基础》、《电子技术基础实验》、《E

3、DA》等课程后,电子类等专业学生在电子技术实验技能方面综合性质的实验训练课程,是电子技术基础的一个部分,其目的和任务是通过一周的时间,让学生掌握EDA的基本方法,熟悉一种EDA软件(QuartusII),并能利用EDA软件设计一个电子技术综合问题,并在实验板上成功下载,为以后进行工程实际问题的研究打下设计基础。1.2基本要求(1)通过课程设计使学生能熟练掌握一种EDA软件(QuartusII)的使用方法,能熟练进行设计输入、编译、管脚分配、下载等过程。(2)通过课程设计使学生能利用EDA软件(QuartusII

4、)进行至少一个电子技术综合问题的设计(内容可由老师指定或自由选择),设计输入采用VerilogHDL硬件描述语言输入法。(3)通过课程设计使学生初步具有分析、寻找和排除电子电路中常见故障的能力。(4)通过课程设计使学生能独立写出严谨的、有理论根据的、实事求是的、文理通顺的课程设计报告。二、设计方案--数字秒表的设计2.1设计功能(1)计时功能:设计一个秒表,该秒表计时范围为0--59分59秒990毫秒,分辨率为10毫秒(0.01秒)。(2)显示功能:分、秒、毫秒各用2位数码管(共6位数码管)显示。(3)清零,启

5、动计时,暂停及继续计时功能:2.2秒表基本原理及设计方法(1)秒表的基本结构:该秒表有3个输入端,分别为时钟输入(输入时钟为1毫秒)、复位输入和启动/暂停。(2)复位信号高电平有效,可以对整个系统异步清0;当启动/暂停为低电平时秒表开始计时,为高电平时暂停,变低后在原来的数值基础上再计数。(3)百分秒、秒和分钟信号用七段LED显示。(4)“毫秒计数器”采用100进制计数器,每累计1000毫秒(1秒)产生一个“秒脉冲”信号,该信号将作为“秒计数器”的时钟脉冲。“秒计数器”采用60进制计数器,每累计60秒,发出一个

6、“分脉冲”信号,该信号将被送到“分计数器”。“分计数器”采用60进制计时器,可实现对60分钟的累计。2.3数字秒表设计原理数字秒表采用模块化设计:(1)输入信号:基准时钟clk(20MHz),清零端clr(高电平有效),启动/暂停信号en_count(低电平时启动,高电平时暂停)(2)计时器:以10ms为计时分辨率,每10ms产生一个“10毫秒脉冲”信号,每990ms产生一个“秒脉冲”信号,每60秒产生一个“分脉冲”信号;(3)取数模块:对计时器输出的分、秒、十毫秒信号进行逐位取数,变成将在数码管上显示的十进制

7、数;(4)编码模块:将分、秒、十毫秒的十进制数转换成数码管显示的编码;(5)数码管显示控制模块:每隔3ms使能更新不同数码管的数据,6位数码管更新一次共用时18ms,刷新频率大于50HZ,利用人的视觉暂留,好像6位LED是同时点亮的,并不察觉有闪烁现象;(6)数码管地址选择模块:每隔3ms使能点亮不同的数码管,6位数码管一共用时18ms。三、开发环境开发环境:1、PC机一台2、WindowsXP32位操作系统3、Altera公司的QuartusII9.0软件4、基于CycloneII型EP2C8Q208C8的开

8、发板四、模块结构4.1数字秒表RTL级电路modulecounter_top(clk,en_count,clr,row_scan_sig,column_scan_sig);inputclk;//inputclock20MHzinputen_count;//startandpauseinputclr;//clearoutput[7:0]row_scan_sig;output[5:0]co

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。