PC架构和主板开关机时序

PC架构和主板开关机时序

ID:39006647

大小:2.38 MB

页数:36页

时间:2019-06-23

PC架构和主板开关机时序_第1页
PC架构和主板开关机时序_第2页
PC架构和主板开关机时序_第3页
PC架构和主板开关机时序_第4页
PC架构和主板开关机时序_第5页
资源描述:

《PC架构和主板开关机时序》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、PC架構和主板開關機時序摘要PC架構基本開關機時序IntelP4CPU系統開機時序AMDCPU系統開機時序PC系統架構介紹(Intelcpu)PC系統架構介紹(AMDcpu/VIAchipsets)PC系統架構介紹(AMDcpu/Nvidiachipsets)基本開關機時序(P4cpu/Intel865pe/Ich5)開機時序G3:高級電源管理(ACPI)規範中定義的機器關機狀態,在G3狀態下,主板電源已經被完全拔除.只由電池供電.S5:系統軟件關機狀態,有standby電源,可以被換醒,喚醒後會經過一次完全的復位動作.

2、S4:系統睡眠狀態,外圍硬件電源被關閉,當前系統桌面信息保存在硬盤中.S3:cpu,cache,內存信息可以被保存在內存中,內存和用於喚醒的設備(網絡,modem等)電源保留,喚醒後cpu會reset.S2:cpu,cache中信息被操作系統保存,外圍硬件電源保留,cpu停止工作,喚醒時cpu會reset.S1:cpu降低功耗運行,所有系統信息都不會丟失.S0:正常工作狀態.ACPI規範系統狀態Vccsus3_3,Vccsus1_5:給ICH實現睡眠喚醒的邏輯電路供電.S0-S1狀態下由主電源供電,在S3-S5狀態下由s

3、tandby電源供電.只有在G3狀態下被關閉.RSMRST#:用於復位ICH睡眠喚醒邏輯.LAN_RST#:在Vccsus3_3穩定至少10ms後有效,後轉換成無效狀態,表明睡眠喚醒邏輯電源已經穩定.Susclk:由RTC電路產生的時鐘,被其他芯片用作刷新時鐘.Slp_s3/S4/S5#:電源控制信號,用於在進入睡眠狀態時關閉不用的電源.VCC:指各組電源.PWROK:ATXpower輸出正常.VRMPWRGD:VRMpowerok,cpu電壓正常.SUS_STAT#:由ICH5發出,表明系統將要進入省電狀態,內存設備看

4、到這個信號會切換刷新模式.其他外圍設備會將他們的輸出隔離.PCIRST#:開機後硬件復位時有效.在PWROK有效至少1ms後,ICH5驅動PCIRST#無效.信號定義1Frequencestrap:CPU內部分頻器設定值,在PWROK有效至CPURST#無效期間設定.可由PWROK有效時,ICH5驅動A20M#,IGNNE#,NMI,INTR信號設定(safemode),也可以由外部設定(usermode).STPCLK#:ICH5發出,CPU降低內部時鐘.CPUSLP#:ICH5發出,CPU進入睡眠狀態.CPURST#

5、:MCH發出,CPU復位,在CPURST#從有效轉換為無效的上昇沿,有SMI#,INIT#,A7#,A9#,A10#,A[12:11]#,A15#,BR0#等總線信號被取樣,用於完成開機配置.PME#(pcipowermanagementevent):外圍設備可以驅動PME#有效,從S1-S5狀態喚醒系統.也可以在S0狀態下產生一個中斷,完成設定動作.ICH5內部有喚醒事件時,也會驅動PME#至有效.信號定義2關機時序基本開關機時序(P4cpu/Intel865pe/Ich5)IntelP4CPU/865pe/Ich5系

6、統開機時序(ms6743)CPU開機時序CPU開機時序1CPU配置信息CPU在RESET#有效到無效的上昇沿會對硬件配置信息取樣,這些被取樣的信息配置CPU的操作.4XTimingsIntelCPUBootSequence1IntelCPUBootSequence2IntelCPUBootSequence3IntelCPUBootSequence4IntelCPUBootSequence5IntelCPUBootSequence6PCIBUS&BIOS開始動作熱保護信號THRMTRIP#:cpu發出到ich5,表明cpu

7、檢測到內部溫度已經到達所能承受的最大值,ich5會驅動slp_s5#,系統立即進入s5狀態.等下一個reset#有效後,thrmtrip#才會被釋放.THRM#:sio發出到ich5,sio檢測到溫度超過設定值,ich5根據設定作出動作.PROCHOT#:cpu發出到mch,cpu溫度達到了安全操作的最大溫度,激活cpu的溫度控制電路,降低運行頻率.AMDCPU/VIAKT600/VT8237系統開機時序(ms6590)AMDCPU開機時序1.RESET#必須在PWROK有效至少10ns之前有效.一般ICH會在PWROK

8、有效前幾ms將RESET#驅動為有效.2.PWROK有效前,所有電壓應該達到規定範圍.在3v電壓穩定至少3ms後PWROK才能有效,這是為了保證PWROK有效前systemclock已經正常工作.在PWROK有效前VCORE必須在正常範圍內.VCCA給CPU的PLL供電,需在PWROK有效前至少5ms有效,PWROK

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。