时序逻辑电路练习及答案(1)

时序逻辑电路练习及答案(1)

ID:39244383

大小:89.10 KB

页数:7页

时间:2019-06-28

时序逻辑电路练习及答案(1)_第1页
时序逻辑电路练习及答案(1)_第2页
时序逻辑电路练习及答案(1)_第3页
时序逻辑电路练习及答案(1)_第4页
时序逻辑电路练习及答案(1)_第5页
资源描述:

《时序逻辑电路练习及答案(1)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、时序逻辑电路模块6-1一、填空题(每空2分,共18分)1、时序逻辑电路通常包含_______电路和_________电路两部分组成。2、时序逻辑电路的基本构成单元是____________。3、构造一个模6计数器,电路需要个状态,最少要用个触发器,它有个无效状态。4、四位扭环形计数器的有效状态有个。5、移位寄存器不但可_________,而且还能对数据进行_________。二、判断题(每题2分,共10分)1、时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。2、同步计数器的计数速度比异步计数器快。3、移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转

2、换和处理。4、双向移位寄存器既可以将数码向左移,也可以向右移。5、由四个触发器构成的计数器的容量是16三、选择题(每题3分,共18分)1、同步时序电路和异步时序电路比较,其差异在于后者()。A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关2、时序逻辑电路中一定是含()A.触发器B.组合逻辑电路C.移位寄存器D.译码器3、8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。A.1B.2C.4D.84、计数器可以用于实现()也可以实现()。A.定时器B.寄存器C.分配器D.分频器5、用n个触发器构成扭环型计数器,可得到最大计数长度是()。A、nB

3、、2nC、2nD、2n-16、一个4位移位寄存器可以构成最长计数器的长度是()。A.8B.12C.15D.16四、时序逻辑电路的分析(34分)分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路实现的的逻辑功能。A为输入变量。五、计数器的分析题(20分)集成4位二进制加法计数器74161的连接图如图所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。试分析电路的功能。要求:(1)画出状态转换图;(10分)(2)检验自

4、启动能力;(6分)(3)说明计数模值。(4分)模块6-1参考答案一、填空题(每空2分,共18分)1.组合;存储2.触发器3.6;3;24.85.寄存数据;移位二、判断题(每题2分,共10分)TTTTF三、选择题(每题3分,共18分)1.B2.A3.D4.AD5.B6.C四、时序逻辑电路的分析(34分)解:(1)列写方程驱动方程:(5分)触发器的驱动方程为:(2分)(3分)(2)列写方程驱动方程:(6分)触发器的特性方程为:(2分)将驱动方程代入特性方程可得状态方程为:(2分)(2分)(3)列写输出方程:(2分)(4)列出状态转换表:(8分)当A=1时:(4分)根据:;;得:当A=0时:(4

5、分)根据:;;得:(5)画状态转换图:(8分)(6)说明电路实现的逻辑功能:(5分)此电路是一个可逆4进制计数器,CLK是计数脉冲输入端,A是加减控制端,Y是进位和借位输出端。当控制输入端A为低电平0时,对输入的脉冲进行加法计数,计满4个脉冲,Y输出端输出一个高电平进位信号。当控制输入端A为高电平1时,对输入的脉冲进行减法计数,计满4个脉冲,Y输出端输出一个高电平借位信号。五、计数器的分析题(20分)解:(1)状态转换图:(10分)(2)可以自启动;(6分)(3)模=8;(4分)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。