2011年微机原理期末复习题

2011年微机原理期末复习题

ID:41126283

大小:575.50 KB

页数:33页

时间:2019-08-17

2011年微机原理期末复习题_第1页
2011年微机原理期末复习题_第2页
2011年微机原理期末复习题_第3页
2011年微机原理期末复习题_第4页
2011年微机原理期末复习题_第5页
资源描述:

《2011年微机原理期末复习题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、微机原理期末复习题一、填空题1.计算机是通过I/O端口和外设进行连接的。2.CPU响应可屏蔽中断的三个条件是:①NMI引脚没有中断请求,系统没有DMA请求、②CPU当前指令执行完毕和③CPU处于开中断状态。3.若段地址为B387H,偏移地址为1234H,则对应的物理地址为__B4AA4H___。4.当多片8259A级联使用时,对主片8259A,级联信号CAS2~CAS0是输_出___信号,而从片8259A级联信号CAS2~CAS0是输__入____信号。5.DA转换器主要由输入寄存器、DAC寄存器和D/A转换器构成。6.Intel8251A工作在异步方式时,每个字符的数据位长度为__5--8

2、___位。7.中央处理器(CPU)是由运算器和控制器组成。8.可屏蔽中断的处理过程可以分为中断请求、中断响应、中断判优、__中断处理___、___中断返回__。9.若段地址为C576H,偏移地址为5346H,则对应的物理地址为_CAAA6H______。10.逐次逼近式A/D转换器主要由比较器、D/A转换器和逐次逼近寄存器构成。11.当8237A的各个通道采用循环优先权方式时,刚服务过的通道优先级变为__最低___12.(1001.101)2=(9.625)1013.(168)10=(250)814.(100100100.10101)2=(124.A8)1615.设机器字长为8位,则(+11

3、0)10=(01101110)原码=(01101110)反码=(01101110)补码16.计算机和外设不能直接连接,而是是通过输入输出接口进行连接。17.如果一片微处理器有16条地址线,那么它通过I/O指令进行寻址的最大空间是64K。18.在某一异步通信中,数据帧格式为1个起始位、8个数据位、1个停止位、0个校验位,如果其波特率为9600波特,那么每秒能传输960个字符。19.8255内部有__3__个对外输入/输出端口,有三种工作方式,方式0叫做_基本输入输出方式_,方式1叫做_选通输入输出方式_,方式2叫做_双向传送方式_。20.对n位的逐次逼近式A/D转换器,最多需经过_n_次比较就

4、可输出转换结果,当n=8时,第一次比较的数据应为_10000000__B。21.8088CPU内部数据总线宽度为___16__位,外部数据总线宽度为___8_____位。22.8253内部有__3__个16位计数器,有_6___种工作方式。23.8255A的编程主要有2个控制字,分别是定义工作方式控制字和置位/复位控制字。24、8255A的方式选择控制字和C口置1/置0控制字都是写入控制端口的,它们是由标志位来区分的。25、中断向量表每4个字节存放一个中断服务程序的入口地址,较低地址的两个字节存放的是偏移地址,较高地址的两个字节存放的是段地址。26、设字长为八位,有x=-1,y=124,则有

5、:[x+y]补=01111011,[x-y]补=10000011;27、数制转换:247.86=F7.DCH=001001000111.10000110BCD;28、在8086CPU中,由于BIU和EU分开,所以取指令、执行指令可以重叠操作,提高了CPU的利用率;29、8086的中断向量表位于内存的00000H~003FFH区域,它可以容纳256个中断向量,每一个向量占4个字节;30、8086系统中,地址FFFF0H是CPU复位以后执行第一条指令的地址;31、8086CPU的MN/MX引脚的作用是决定CPU工作在什么模式(最小/最大);32、8086CPU中典型总线周期由4个时钟周期组成,其

6、中T1期间,CPU输出地址信息;如有必要时,可以在T3和T4两个时钟周期之间插入1个或多个TW等待周期。33、8259A共有7个可编程的寄存器,它们分别用于接受CPU送来的初始化命令字和操作命令字。34、字长为8位的二进制数10010100B,若它表示无符号数,或原码数,或补码数,则该数的真值应分别为148D,-20D或-108D。35、已知BX=7830H,CF=1,执行指令:ADCBX,87CFH之后,BX=0000H,标志位的状态分别为CF=1,ZF=1,OF=0,SF=0。36、8086中,BIU部件完成总线接口功能,EU部件完成指令的译码及执行功能。37、8086中引脚BHE信号有

7、效的含义表示高8位数据线D15~D8有效。38、8086正常的存储器读/写总线周期由4个T状态组成,ALE信号在T1状态内有效,其作用是给外部的地址锁存器提供一个地址锁存信号。39、若一个数据块在内存中的起始地址为9E40H:C52AH,则这个数据块的起始地址的物理地址为AA92AH。40、设堆栈指针(SP)=6318H,此时若将AX、BX、CX、DX依次推入堆栈后,(SP)=(6310H)。41、某8086

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。