组合逻辑电路译码器

组合逻辑电路译码器

ID:42311381

大小:3.71 MB

页数:45页

时间:2019-09-12

组合逻辑电路译码器_第1页
组合逻辑电路译码器_第2页
组合逻辑电路译码器_第3页
组合逻辑电路译码器_第4页
组合逻辑电路译码器_第5页
资源描述:

《组合逻辑电路译码器》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、译码:将具有特定含义的二进制代码变换(翻译)成一定的输出信号,以表示二进制代码的原意,这一过程称为译码.实现译码功能的组合电路称为译码器一.二进制译码器译码器的输入:一组二进制代码译码器的输出:一组高低电平信号4.3.2译码器译码是编码的逆过程,即将某个二进制代码翻译成电路的某种状态。二进制译码器二—十进制译码器显示译码器译码器Y0Y1Y2Y3Y4Y5Y6Y7A2A1A03-8线11)二极管与门阵列组成的3线-8线译码器000+5V111000设:“1”=H=+3V;“0”=L=0V;VDON=0.7V=+3VA2(或A1或A0)抢先导通A2A1A0同时导通0.7V0.7V0.7V

2、0.7V0.7V0.7V3.7VA2A1A0同时导通0.7V将一组3位二进制代码译成对应的8个输出信号,即有3根输入线(A2,A1,A0),8根输出线(Y0—Y7)。组成3线-8线译码器.2真值表输入输出A2A1A0Y0Y1Y2Y3Y4Y5Y6Y70001000000000101000000010001000000110001000010000001000101000001001100000001011100000001逻辑表达式:常用译码器类型:3线—8线译码器型号:74LS1384线—16线译码器型号:74LS1542线—4线译码器型号:74LS139译码器:实际上是最小项产生

3、电路3输入输出S1A2A1A00XXXX11111111X1XXX111111111000011111110100011111110110010111110111001111110111101001110111110101110111111011010111111101110111111174HC138的功能表:2)74HC138:除有三个输入端外还有三个使能输入端,其中S1要求输入高电平,另外两个要求输入低电平。4附加控制端集成译码器实例:74HC13815141312111079Y0Y1Y2Y3Y4Y5Y6Y7S2S1S3A064512374x138A1A2574LS138的逻

4、辑功能三个译码输入端(又称地址输入端)A2、A1、A0,八个译码输出端,以及三个控制端(又称使能端)、、。Y0~Y7S1S2S3S1S2S3、,是译码器的控制输入端,当=1、+=0(即=1,和均为0)时,S输出为高电平,译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平。S1S2S3S1S2S3674LS139译码器表2—4译码器功能表译码器的每一个输出函数对应输入变量的一组取值,当使能端有效(E=0)时,它正好是输入变量最小项的非。因此变量译码器也称为最小项发生器。从表可以看出,当E=0时,2—4译码器的输出函数分别为:如果用表示i端的输出,mi表示输入地址变量A

5、1、A0的一个最小项,则输出函数可写成72—4译码器符号由上可知:可画出逻辑图83).应用举例(1)功能扩展(利用使能端实现)图3-9用两片74LS138译码器构成4线—16线译码器A3=0时,片Ⅰ工作,片Ⅱ禁止A3=1时,片Ⅰ禁止,片Ⅱ工作扩展位控制使能端9用2片2—4译码器74LS139设计一3—8译码器1A0A1EY1Y0Y3Y2Y5Y4Y7Y610二、二—十进制译码器把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信

6、号(低电平),用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。11二—十进制译码器a)二—十进制译码器74HC42真值表输入输出A3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7Y8Y90000011111111100011011111111001011011111110011111011111101001111011111010111111011110110111111011101111111111011100011111111011001111111111010101111111111101111111111111100111111

7、1111110111111111111110111111111111111111111111行号0123456789伪码(无关项)对取反函数:取0的输入组合b)写出逻辑式再取反同理:12二—十进制译码器b)写出逻辑式二—十进制译码器74HC42逻辑图c)画出逻辑图13二—十进制译码器74LS42逻辑图由二—十进制译码器74LS42设计3-8译码器14四、数字显示译码器(7段显示译码器)数字显示译码器7段显示器7段数码管半导体数码管液晶数码管共阴极共阳极在数字系统中,常

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。