用译码器设计组合逻辑电路(预习).pptx

用译码器设计组合逻辑电路(预习).pptx

ID:52630204

大小:15.49 MB

页数:12页

时间:2020-01-26

用译码器设计组合逻辑电路(预习).pptx_第1页
用译码器设计组合逻辑电路(预习).pptx_第2页
用译码器设计组合逻辑电路(预习).pptx_第3页
用译码器设计组合逻辑电路(预习).pptx_第4页
用译码器设计组合逻辑电路(预习).pptx_第5页
资源描述:

《用译码器设计组合逻辑电路(预习).pptx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、用译码器设计组合逻辑电路——用74LS138设计一位全加器卢家凰2015.05用译码器、数据选择器设计组合逻辑电路的关键:掌握要使用的集成芯片的特性,即:输入与输出之间的关系,灵活运用到实际的电路设计中去。两种设计组合逻辑电路的流程:最简逻辑表达式实际问题真值表卡诺图适当形式表达式逻辑电路图MSISSI转化化简用译码器设计组合逻辑电路设计步骤与方法:进行逻辑抽象,列真值表;写出逻辑函数式;确定译码器器件(N位二进制译码器在输出端给出N变量的全部最小项);将逻辑函数式化为最小项和的形式,并用译码器产生这些最小项,然后利用或门(或者与非门)将最小项相加,即可得

2、到所设计的逻辑函数;画出逻辑电路图;画出芯片连线图。74LS138芯片——3-8线译码器/多路分配器74LS138芯片引脚图:74LS138芯片实物图:74LS138芯片的功能表:输入输出使能选择CBAH×××××HHHHHHHH×H××××HHHHHHHH××L×××HHHHHHHHLLHLLLLHHHHHHHLLHLLHHLHHHHHHLLHLHLHHLHHHHHLLHLHHHHHLHHHHLLHHLLHHHHLHHHLLHHLHHHHHHLHHLLHHHLHHHHHHLHLLHHHHHHHHHHHL注:功能表中“×”符号表示任意状态。无效译码设计举例

3、:用74LS138设计一位全加器1、设计要求(实际问题):设计用74LS138和适当的门电路芯片(74LS20)设计一位全加器。111十进制加法(竖式计算):二进制加法(竖式计算):absa、b为两个加数,s为结果,c为进位。(为第i-1位向第i位的进位,为第i位向第i+1位的进位)absc第i位第i-1位第i+1位2、写逻辑真值表:00000001100101001101100101010111001111113、写逻辑表达式:4、逻辑转换:将表达式转换为最小项和的形式:5、画出逻辑图:16、画出芯片连线图:预习要求:仿照前面的设计流程,用74LS138

4、设计一个一位全减器。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。