组合逻辑电路小结

组合逻辑电路小结

ID:43940560

大小:119.50 KB

页数:8页

时间:2019-10-17

组合逻辑电路小结_第1页
组合逻辑电路小结_第2页
组合逻辑电路小结_第3页
组合逻辑电路小结_第4页
组合逻辑电路小结_第5页
资源描述:

《组合逻辑电路小结》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、第三章小结一、组合逻辑电路的特点组合逻辑电路是由各种门电路组成的没有记忆功能的电路。它的特点是任一时刻的输出信号只取决于该时刻的输入信号,而与电路原来所处的状态无关。逻辑图逻辑表达式化简真值表说明功能二、组合逻辑电路的分析方法三、组合逻辑电路的设计方法逻辑抽象列真值表写表达式化简或变换画逻辑图[练习]写出图中所示电路的逻辑表达式,说明其功能ABY≥1≥1≥1≥1[解]1.逐级写出输出逻辑表达式2.化简3.列真值表0001101110014.功能输入信号相同时输出为1,否则为0—同或。四、常用中规模集成组合逻辑电路1.加法器:实

2、现两组多位二进制数相加的电路。根据进位方式不同,可分为串行进位加法器和超前进位加法器。2.数值比较器:比较两组多位二进制数大小的电路。集成芯片:74LS183(TTL)、C661(CMOS)—双全加器两片双全加器(如74LS183)四位串行进位加法器74283、74LS283(TTL)CC4008(CMOS)—四位二进制超前进位加法器集成芯片:7485、74L85(TTL)CC14585、C663(CMOS)—四位数值比较器3.编码器:将输入的电平信号编成二进制代码的电路。主要包括二进制编码器、二–十进制编码器和优先编码器等

3、。4.译码器:将输入的二进制代码译成相应的电平信号。主要包括二进制译码器、二–十进制译码器和显示译码器等。集成芯片:74148、74LS148、74LS348(TTL)—8线–3线优先编码器74147、74LS147(TTL)—10线–4线优先编码器集成芯片:74LS138(TTL)—3线–8线译码器(二进制译码器)7442、74LS42(TTL)—4线–10线译码器74247、74LS247(TTL)—共阳极显示译码器7448、74248、7449、74249等(TTL)—共阴极显示译码器5.数据选择器:在地址码的控制下,在

4、同一时间内从多路输入信号中选择相应的一路信号输出的电路。常用于数据传输中的并-串转换。集成芯片:74151、74LS15174251、74LS251(TTL)—8选1数据选择器6.数据分配器:在地址码的控制下,将一路输入信号传送到多个输出端的任何一个输出端的电路。常用于数据传输中的串-并转换。集成芯片:无专用芯片,可用二进制集成译码器实现。[练习]用二-十进制编码器、译码器、发光二极管七段显示器,组成一个1数码显示电路。当09十个输入端中某一个接地时,显示相应数码。选择合适的器件,画出连线图。YaA3A2A1A0+VCC74

5、LS48显示译码器YbYcYdYeYfYg共阴[解]1111+VCCY3Y2Y1Y074LS14710线-4线编码器I0I1I9+VCCS0S1S9……五、用中规模集成电路实现组合逻辑函数1.数据选择器:为多输入单输出的组合逻辑电路,在输入数据都为1时,它的输出表达式为地址变量的全部最小项之和,适用于实现单输出组合逻辑函数。2.二进制译码器:输出端提供了输入变量的全部最小项,而且每一个输出端对应一个最小项,因此,二进制译码器辅以门电路(与非门)后,适合用于实现单输出或多输出的组合逻辑函数。六、只读存储器(ROM)1.功能:用于

6、存放固定不变的数据,存储内容不能随意改写。工作时,只能根据地址码读出数据。2.特点:工作可靠,断电后,数据不会丢失。3.分类:固定ROM(掩模ROM)和可编程ROM(PROM)—包括EPROM(电写入紫外线擦除)和E2PROM(电写入电擦除)。PROM都要用专用的编程器对芯片进行编程。七、竞争和冒险当门电路的两个输入信号同时向相反方向变化时,输出端可能出现干扰脉冲。消除方法:加封锁脉冲、加选通脉冲、接滤波电容、修改逻辑设计等。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。