《单片机时钟控制系统设计》

《单片机时钟控制系统设计》

ID:47642122

大小:765.09 KB

页数:15页

时间:2019-09-08

《单片机时钟控制系统设计》_第1页
《单片机时钟控制系统设计》_第2页
《单片机时钟控制系统设计》_第3页
《单片机时钟控制系统设计》_第4页
《单片机时钟控制系统设计》_第5页
资源描述:

《《单片机时钟控制系统设计》》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、《单片机时钟控制系统设计》课程设计学生姓名:学号:专业班级:指导教师:二00八年七月四日1•课程设计冃的第2页2.课程设计题目描述和要求第2页3.课程设计报告内容第2页4•课程设计体会笫13页参考文献第13页附录1第14页单片机时钟控制系统设计1、课程设计目的1.1、掌握单片机实际系统的开发步骤;1、2、进一步常握单片机的小断系统及其服务程序的编写方法;1.3、掌握定时系统、计数初值的计算;1・4、掌握硬件设计并熟悉AT89C51的功能及引脚;1.5、掌握单片机汇编程序的设计、编写及调试的方法;2、课程设计题目描述和要求基于AT89C51(时钟频率等于12MH

2、Z)设计单片机时钟控制系统,主要由AT89C51>6位LED显示器、4个按钮组成。通过AT89C51内部定时器TO中断来计吋,再通过6位LED显示器来显示出来,通过定吋器T1、外部屮断0、外部中断1及外部按钮來调整时间。其中4个按钮的作用如下:按钮1:单片机的复位按钮;按钮2:小时的调整按钮;按钮3:分钟的调整按钮;按钮4:秒的调整按钮。按复位键后,单片机时钟从零开始计时;当时间出现偏差时,可以通过时、分、秒的调整按钮来调整吋间或者通过调整按钮来设定我们所需要的初始吋间;当时间达到了23时59分59秒时,再过1秒时钟控制系统就会自动变为0时0分0秒。3、课程设

3、计报告内容3.1总体方案该时钟控制系统电路是基TAT89C51芯片设计的,还包括一些LED显示管、按钮、晶振器等。其设计原理如图1所示:利用上述设计原理图,通过Protel软件可得系统的电路原理图(见附录1)。3.2硬件介绍木设计采用硬件有AT89C51单片机,并行I/O接口芯片74LS273.6个LED显示器和4个控制按钮,其屮3个按钮调整时间(按钮2:小时的调整按钮;按钮3:分钟的调整按钮;按钮4:秒的调整按钮)。3.2.1AT89C51单片机介绍AT89C51是一•种带4K字节闪烁可编程可擦除只读存储器(FPEROM—FalshProgrammablea

4、ndErasableReadOnlyMemory)的低电压,高性能8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失内存制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁内存组合在单个芯片屮,ATMEL的AT89C51是-•种高效微控制器,为很多嵌入式控制系统提供了一•种灵活性高且价廉的方案。AT89C51引脚图如图2所示。Pio匚:Pi1Pi2L:Pi3LPi4〔:pI$PI6匚:Piy〔RSTP3Q〔(TXD)P31P32Cr:1JLP3CTI)P:iIWR)P32D)P:JXTAL2XTAI1GN0VCCP

5、O.O(ADQIJf>0.1

6、AD3):」ro4{acm)1PD・51AD5:ljpoaiaob)IP«:i・71AO7:l]FAJVPP:ALE^PROGXP2・TP22(A10

7、P21(A9:lJP20MSI图2AT89C51引脚图1)主要特性与MCS-51相容;4K字节可编程闪烁内存;寿命:1000写/擦循坏;数据保留时间:10年;全静态工作:0Hz-24Hz;三级程序内存锁定;128x8位内部RAM;32可编程I/O线;两个16位定时器/计数器;5

8、个中断源;低功耗的闲置和掉电模式;片内振荡器和时钟电路。2)管脚说明•VCC:供电电压。-GND:接地。•POD:P0口为一个8位漏极开路双向I/O口,每脚可吸收TTLf]电流。当P1口的管脚第一次写“1”时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FLASH编程时,P0口作为原码输入口,当FLASH进行校验时,P0输岀原码,此时P0外部必须被拉高。•P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4个TTLfl电流。P1口管脚写入“1”后,被内部上拉为高,可用作输入,P1口被外部下拉

9、为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。-P2□:P2口为一个内部上拉电阻的8位双向I/O□,P2口缓冲器可接收,输出4个TTLfl电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序内存或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内P2口在FLASH编程和校验时接收高

10、八位地址信号和控制信号。・P3口管脚是

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。