EDA技术与应用讲义第2章EDA设计流程及.ppt

EDA技术与应用讲义第2章EDA设计流程及.ppt

ID:48742855

大小:280.50 KB

页数:33页

时间:2020-01-26

EDA技术与应用讲义第2章EDA设计流程及.ppt_第1页
EDA技术与应用讲义第2章EDA设计流程及.ppt_第2页
EDA技术与应用讲义第2章EDA设计流程及.ppt_第3页
EDA技术与应用讲义第2章EDA设计流程及.ppt_第4页
EDA技术与应用讲义第2章EDA设计流程及.ppt_第5页
资源描述:

《EDA技术与应用讲义第2章EDA设计流程及.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第2章EDA设计流程及其工具课程讲义合肥工业大学彭良清本章内容EDA设计的一般步骤常用EDA工具软件使用MAX+PLUSII软件设计过程使用QuartusII软件设计过程硬件设计和软件设计的时间协调设计的几个问题EDA设计的一般步骤电路的模块划分设计输入器件和引脚指配编译与排错功能仿真和时序仿真编程与配置,设计代码的芯片运行电路的模块划分人工根据电路功能进行模块划分合理的模块划分关系到电路的性能实现的难易程度根据模块划分和系统功能确定:PLD芯片型号模块划分后,就可以进行具体设计了设计输入一般EDA软件允许3种设计输入

2、:HDL语言电路图波形输入何为?器件和引脚指配器件指配为设计输入选择合适的PLD器件型号何谓引脚指配将设计代码(图形)中的端口(PORT)和PLD芯片的引脚(PIN)对应起来的.指配文件MAX+PLUSII:“*.acf”QuartusII:“*.qsf”器件和引脚指配的方法方法有2种在软件的菜单界面中指配修改指配文件(是文本文件)菜单界面中指配修改指配文件CHIPio_2d_lockBEGIN

3、iVD:INPUT_PIN=7;

4、iHD:INPUT_PIN=8;

5、iDENA:INPUT_PIN=6;

6、iCLK:INPUT_PIN=211;

7、

8、oCLK:OUTPUT_PIN=237;

9、oVD:OUTPUT_PIN=234;

10、oHD:OUTPUT_PIN=233;

11、oDENA:OUTPUT_PIN=235;.................................................DEVICE=EPF10K30AQC240-2;END;........................................编译与排错编译过程有2种,作用分别为:语法编译:只是综合并输出网表编译设计文件,综合产生门级代码编译器只运行到综合这步就停止了编译器只产生估算的

12、延时数值完全的编译:包括编译,网表输出,综合,配置器件编译器除了完成以上的步骤,还要将设计配置到ALTERA的器件中去编译器根据器件特性产生真正的延时时间和给器件的配置文件功能仿真和时序仿真仿真的概念:在设计代码下载到芯片前,在EDA软件中对设计的输出进行波形仿真。常用的2种仿真模式功能仿真对设计的逻辑功能进行仿真时序仿真对设计的逻辑功能和信号的时间延时进行仿真。仿真前还要做的工作输入信号的建立QuartusII软件中关于仿真的原文2种仿真文件矢量波形文件:aVectorWaveformFile(.vwf)文本矢量文件atext-base

13、dVectorFile(.vec),编程与配置最后,如果仿真也正确的话,那我们就可以将设计代码配置或者编程到芯片中了编程的文件类型对于CPLD或者EPC2,ECS1等配置芯片,编程文件扩展名为:“*.POF“配置的文件类型对于FPGA芯片,配置文件扩展名为:“*.SOF“硬件设计和软件设计的时间协调软件模块划分,器件的初步信号确定(主要是根据需要的I/O引脚的数量)软件设计,硬件外围电路设计和器件选择软件仿真仿真完成后,器件信号的重新审核,进行硬件电路图设计综合调试完成设计的几个问题如何组织多个设计文件的系统?,项目的概念。时钟系统如何设

14、计?电路的设计功耗高速信号的软件和硬件设计Theend.以下内容 为 正文的引用, 可不阅读。常用EDA工具软件EDA软件方面,大体可以分为两类:PLD器件厂商提供的EDA工具。较著名的如:Altera公司的Max+plusII和QuartusII、Xilinx公司的Foundation Series、Latice-Vantis公司的ispEXERTSystem。第三方专业软件公司提供的EDA工具。常用的有:Synopsys公司的FPGA Compiler II、Exemplar Logic公司的LeonardoSpectrum、Syn

15、plicity公司的Synplify。第三方工具软件是对CPLD/FPGA生产厂家开发软件的补充和优化,如通常认为Max+plusII和QuartusII对VHDL/VerilogHDL逻辑综合能力不强,如果采用专用的HDL工具进行逻辑综合,会有效地提高综合质量。ALTERA公司的EDA合作伙伴硬件描述语言:起源是电子电路的文本描述。最早的发明者:美国国防部,VHDL,1983大浪淘沙,为大者二:VHDL和VerilogHDL其他的小兄弟:ABEL、AHDL、SystemVerilog、SystemC。一个D触发器的VHDL代码例子--V

16、HDLcodeposition:p83_ex4_11_DFF1-----------------------------------------------------------------

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。