EDA 第 2 章 EDA设计流程及其工具

EDA 第 2 章 EDA设计流程及其工具

ID:42771344

大小:1.07 MB

页数:12页

时间:2019-09-22

EDA 第 2 章 EDA设计流程及其工具_第1页
EDA 第 2 章 EDA设计流程及其工具_第2页
EDA 第 2 章 EDA设计流程及其工具_第3页
EDA 第 2 章 EDA设计流程及其工具_第4页
EDA 第 2 章 EDA设计流程及其工具_第5页
EDA 第 2 章 EDA设计流程及其工具_第6页
EDA 第 2 章 EDA设计流程及其工具_第7页
EDA 第 2 章 EDA设计流程及其工具_第8页
EDA 第 2 章 EDA设计流程及其工具_第9页
EDA 第 2 章 EDA设计流程及其工具_第10页
资源描述:

《EDA 第 2 章 EDA设计流程及其工具》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、EDA技术实用教程第2章EDA设计流程及其工具2.1设计流程KX康芯科技图2-1应用于FPGA/CPLD的EDA开发流程2.1设计流程KX康芯科技2.1.1设计输入(原理图/HDL文本编辑)1.图形输入状态图输入波形图输入原理图输入在EDA软件的图形编辑界面上绘制能完成特定功能的电路原理图2.HDL文本输入将使用了某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。2.1设计流程KX康芯科技2.1.2综合整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转

2、换和综合,最终获得门级电路甚至更底层的电路描述网表文件。2.1.3适配将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。2.1设计流程KX康芯科技2.1.4时序仿真与功能仿真时序仿真接近真实器件运行特性的仿真功能仿真直接对VHDL、原理图描述或其他描述形式的逻辑功能进行测试模拟2.1.5编程下载2.1.6硬件测试2.2ASIC及其设计流程KX康芯科技ASIC(ApplicationSpecificIntegratedCircuits,专用集成电路)图2-2ASIC分类2.2ASIC及其设计流程KX康芯科技2.2.1ASIC设

3、计方法图2-3ASIC实现方法KX康芯科技2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程2.2.2一般ASIC设计的流程图2-4ASIC设计流程2.3常用EDA工具KX康芯科技2.3.1设计输入编辑器2.3.2HDL综合器FPGACompiler

4、II、DC-FPGA综合器、SynplifyPro综合器、LeonardoSpectrum综合器和PrecisionRTLSynthesis综合器2.3.3仿真器VHDL仿真器Verilog仿真器MixedHDL仿真器其他HDL仿真器2.3.4适配器2.3.5下载器2.4QuartusII简介KX康芯科技图1-9QuartusII设计流程2.5IP核简介KX康芯科技IP(IntellectualProperty)软IP固IP硬IP习题KX康芯科技1-1叙述EDA的FPGA/CPLD设计流程。1-2IP是什么?IP与EDA技术的关系是什么?1-3叙述ASIC的设计方法。1-4FP

5、GA/CPLD在ASIC设计中有什么用处?1-5简述在基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具,及其在整个流程中的作用。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。