第7讲EDA技术原理与应用.ppt

第7讲EDA技术原理与应用.ppt

ID:48824860

大小:2.21 MB

页数:70页

时间:2020-01-30

第7讲EDA技术原理与应用.ppt_第1页
第7讲EDA技术原理与应用.ppt_第2页
第7讲EDA技术原理与应用.ppt_第3页
第7讲EDA技术原理与应用.ppt_第4页
第7讲EDA技术原理与应用.ppt_第5页
资源描述:

《第7讲EDA技术原理与应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、主讲:聂明新教授第7讲EDA高级设计技术1主要内容7.1宏功能模块概述7.2宏模块应用实例7.3在系统存储器数据读写编辑器应用7.4编辑SignalTapII的触发信号7.5其它存储器模块的定制与应用7.6流水线乘法累加器的混合输入设计7.7LPM嵌入式锁相环调用7.8IP核NCO数控振荡器使用方法7.98051单片机IP核应用27.1宏功能模块概述算术组件累加器、加法器、乘法器和LPM算术函数门电路多路复用器和LPM门函数I/O组件时钟数据恢复(CDR)、锁相环(PLL)、双数据速率(DDR)、千兆位收发器块(GXB)、LVDS

2、接收器和发送器、PLL重新配置和远程更新宏功能模块存储器编译器FIFOPartitioner、RAM和ROM宏功能模块存储组件存储器、移位寄存器宏模块和LPM存储器函数37.1宏功能模块概述7.1.1知识产权核的应用AMPP程序MegaCore函数OpenCore评估功能OpenCorePlus硬件评估功能47.1宏功能模块概述7.1.2使用MegaWizardPlug-InManager<输出文件>.bsf:BlockEditor中使用的宏功能模块的符号(元件)。<输出文件>.cmp:组件申明文件。<输出文件>.inc:宏功

3、能模块包装文件中模块的AHDL包含文件。<输出文件>.tdf:要在AHDL设计中实例化的宏功能模块包装文件。<输出文件>.vhd:要在VHDL设计中实例化的宏功能模块包装文件。<输出文件>.v:要在VerilogHDL设计中实例化的宏功能模块包装文件。<输出文件>_bb.v:VerilogHDL设计所用宏功能模块包装文件中模块的空体或black-box申明,用于在使用EDA综合工具时指定端口方向。<输出文件>_inst.tdf:宏功能模块包装文件中子设计的AHDL例化示例。<输出文件>_inst.vhd:宏功能模块包装

4、文件中实体的VHDL例化示例。<输出文件>_inst.v:宏功能模块包装文件中模块的VerilogHDL例化示例。57.1宏功能模块概述7.1.3在QuartusII中对宏功能模块进行例化1、在VerilogHDL和VHDL中例化2、使用端口和参数定义3、使用端口和参数定义生成宏功能模块计数器乘-累加器和乘-加法器加法/减法器RAM乘法器移位寄存器67.2宏模块应用实例7.2.1工作原理f=f0/64图7-1正弦信号发生器结构框图77.2宏模块应用实例7.2.2定制初始化数据文件1.建立.mif格式文件【例7-1】WIDTH=8

5、;DEPTH=64;ADDRESS_RADIX=HEX;DATA_RADIX=HEX;CONTENTBEGIN0:FF;1:FE;2:FC;3:F9;4:F5;…(数据略去)3D:FC;3E:FE;3F:FF;END;87.2宏模块应用实例7.2.2定制初始化数据文件1.建立.mif格式文件【例7-2】#include#include"math.h"main(){inti;floats;for(i=0;i<1024;i++){s=sin(atan(1)*8*i/1024);printf("%d:%d;",i,

6、(int)((s+1)*1023/2));}}97.2宏模块应用实例7.2.2定制初始化数据文件2.建立.hex格式文件图7-2将波形数据填入mif文件表中255254252249245239233225217207197186174162150137124112998775645343342619138410014813192634435364758799112124137150162174186197207217225233239245249252254255102.建立.hex格式文件图7-3ASM格式建hex文件117.2

7、宏模块应用实例7.2.2定制初始化数据文件2.建立.hex格式文件图7-4sdata.hex文件的放置路径127.2宏模块应用实例7.2.3定制LPM_ROM元件图7-5定制新的宏功能块选择菜单Tools->MegaWizardPlug-InManager:弹出对话框137.2宏模块应用实例7.2.3定制LPM_ROM元件图7-6LPM宏功能块设定选择MemoryCompiler项下ROM:1-PORT;选择CycloneII和VHDL方式;输入设计文件存放的路径和文件名。14图7-7选择数据线宽度和数据个数15图7-8询问是否创

8、建使能、清零16图7-9指定ROM初始化数据文件并选择在系统读写功能17图7-10仿真库设置18图7-10LPM_ROM设计完成19【例7-3】完成后生成的ROM元件文件sina_ROM.vhdLIBRARYieee;USEieee.std_log

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。