EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt

EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt

ID:50021044

大小:3.42 MB

页数:67页

时间:2020-03-07

EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt_第1页
EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt_第2页
EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt_第3页
EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt_第4页
EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt_第5页
资源描述:

《EDA技术及其应用(第二版) 教学课件 作者 潘松 王芳 张筱云第5章 宏功能模块使用方法.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第5章宏功能模块使用方法5.1基于LPM模块的计数器设计5.1.1计数器LPM模块文本文件的调用(1)打开宏功能块调用管理器。5.1基于LPM模块的计数器设计5.1.1计数器LPM模块文本文件的调用(2)单击Next按钮后打开如图5-3所示的对话框。5.1基于LPM模块的计数器设计5.1.1计数器LPM模块文本文件的调用(3)再单击Next按钮,打开如图5-4所示的对话框。5.1基于LPM模块的计数器设计5.1.1计数器LPM模块文本文件的调用(4)再单击Next按钮,打开如图5-5所示的对话框。5.1.2LPM计数器程序与参数传递语句5.1基于LPM模块的计数器设计5.1.2

2、LPM计数器程序与参数传递语句defparam<宏模块元件例化名>.<宏模块参数名>=<参数值>5.1基于LPM模块的计数器设计5.1.3创建工程与仿真测试5.2流水线乘法累加器设计5.2流水线乘法累加器设计5.2.1LPM加法器模块设置5.2流水线乘法累加器设计5.2.1LPM加法器模块设置5.2流水线乘法累加器设计5.2.2LPM乘法器模块设置5.2流水线乘法累加器设计5.2.3仿真乘法累加器5.2流水线乘法累加器设计5.2.3仿真乘法累加器5.2流水线乘法累加器设计5.2.4乘法器的Verilog文本表述和相关属性设置5.2流水线乘法累加器设计5.2.4乘法器的Veril

3、og文本表述和相关属性设置5.2流水线乘法累加器设计5.2.4乘法器的Verilog文本表述和相关属性设置5.3LPM_RAM模块的设置5.3.1初始化文件生成1.建立.mif格式文件(1)直接编辑法。5.3LPM_RAM模块的设置(2)文件编辑法。5.3LPM_RAM模块的设置(3)用C等软件生成。(4)专用mif文件生成器。5.3LPM_RAM模块的设置2.建立.hex格式文件5.3LPM_RAM模块的设置5.3.2LPM_RAM设置和调用5.3LPM_RAM模块的设置5.3.2LPM_RAM设置和调用5.3LPM_RAM模块的设置5.3.2LPM_RAM设置和调用5.3L

4、PM_RAM模块的设置5.3.2LPM_RAM设置和调用5.3LPM_RAM模块的设置5.3.3测试LPM_RAM5.3LPM_RAM模块的设置5.3.4存储器的Verilog文本描述及相关属性应用5.3LPM_RAM模块的设置5.3.4存储器的Verilog文本描述及相关属性应用1.存储器端口描述5.3LPM_RAM模块的设置2.存储器的Verilog一般描述5.3LPM_RAM模块的设置3.存储器初始化文件属性应用5.3LPM_RAM模块的设置3.存储器初始化文件属性应用5.3LPM_RAM模块的设置4.文本方式调用存储器LPM模块5.4LPM_ROM的定制和使用5.4.1

5、LPM_ROM定制和测试5.4LPM_ROM的定制和使用5.4.1LPM_ROM定制和测试5.4LPM_ROM的定制和使用5.4.2LPM存储器模块替代设置5.4LPM_ROM的定制和使用5.4.3正弦信号发生器设计5.4LPM_ROM的定制和使用5.4.3正弦信号发生器设计5.4LPM_ROM的定制和使用5.4.3正弦信号发生器设计5.4LPM_ROM的定制和使用5.4.4硬件实现和测试5.4LPM_ROM的定制和使用5.4.4硬件实现和测试5.5在系统存储器数据读写编辑器应用(1)打开在系统存储单元编辑窗口。5.5在系统存储器数据读写编辑器应用(1)打开在系统存储单元编辑窗

6、口。5.5在系统存储器数据读写编辑器应用(2)读取ROM中的波形数据。5.5在系统存储器数据读写编辑器应用(3)写数据。(4)输入输出数据文件。5.6嵌入式锁相环ALTPLL调用5.6.1嵌入式锁相环参数设置5.6嵌入式锁相环ALTPLL调用5.6.1嵌入式锁相环参数设置(1)为了在此原理图顶层设计中加入一个锁相环,在原理图编辑窗右键点击,选择Insert->Symbol。5.6嵌入式锁相环ALTPLL调用5.6.1嵌入式锁相环参数设置(2)在图5-47所示窗中首先设置输入时钟频率inclk0为20MHz。(3)然后单击Next按钮。5.6嵌入式锁相环ALTPLL调用5.6.1

7、嵌入式锁相环参数设置(4)然后单击Next按钮,在不同的窗中进行设置。5.6嵌入式锁相环ALTPLL调用5.6.2锁相环调用注意事项5.7DDS实现原理与应用5.7.1DDS原理5.7DDS实现原理与应用5.7.1DDS原理5.7DDS实现原理与应用5.7.2DDS信号发生器设计实训项目5-1.查表式硬件运算器设计实训项目5-2正弦信号发生器设计5-3基于Verilog表述的频率计设计实训项目实训项目5-4DDS正弦信号发生器设计5-5移相信号发生器设计实训项目5-6VGA简单图像显示控制模

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。