数电习题含答案).doc

数电习题含答案).doc

ID:50881948

大小:161.00 KB

页数:9页

时间:2020-03-15

数电习题含答案).doc_第1页
数电习题含答案).doc_第2页
数电习题含答案).doc_第3页
数电习题含答案).doc_第4页
数电习题含答案).doc_第5页
资源描述:

《数电习题含答案).doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、选择题1.一位十六进制数可以用C位二进制数来表示。A.1B.2C.4D.162.十进制数25用8421BCD码表示为B。A.10101B.00100101C.100101D.101013.以下表达式中符合逻辑运算法则的是D。A.C·C=C2B.1+1=10C.0<1D.A+1=14.当逻辑函数有n个变量时,共有D个变量取值组合?A.nB.2nC.n2D.2n5.F=A+BD+CDE+D=A。A.B.C.D.6.逻辑函数F==A。A.BB.AC.D.7.A+BC=C。A.A+BB.A+CC.(A+B)(A+C)D.B+C8.在何种输入情

2、况下,“与非”运算的结果是逻辑0。DA.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是19.在何种输入情况下,“或非”运算的结果是逻辑0。BCDA.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为110.N个触发器可以构成能寄存B位二进制数码的寄存器。A.N-1B.NC.N+1D.2N11.一个触发器可记录一位二进制代码,它有C个稳态。A.0B.1C.2D.312.存储8位二进制信息要D个触发器。A.2B.3C.4D.813.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=A。A.0B.

3、1C.QD.14.对于D触发器,欲使Qn+1=Qn,应使输入D=C。A.0B.1C.QD.15.对于JK触发器,若J=K,则可完成C触发器的逻辑功能。A.RSB.DC.TD.Tˊ16.为实现将JK触发器转换为D触发器,应使A。A.J=D,K=B.K=D,J=C.J=K=DD.J=K=17.边沿式D触发器是一种C稳态电路。A.无B.单C.双D.多18.多谐振荡器可产生B。A.正弦波B.矩形脉冲C.三角波D.锯齿波19.石英晶体多谐振荡器的突出是优点C。A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭20.用555定时器组成施密特触

4、发器,当输入控制端CO外接10V电压时,回差电压为B。A.3.33VB.5VC.6.66VD.10V21.若在编码器中有50个编码对象,则要求输出二进制代码位数为B位。A.5B.6C.10D.5022.一个16选一的数据选择器,其地址输入(选择控制输入)端有C个。A.1B.2C.4D.1623.函数,当变量的取值为ACD时,将出现冒险现象。A.B=C=1B.B=C=0C.A=1,C=0D.A=0,B=024.四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=A。A.B.C.D.25.一个8选一数据选择器的数据输入

5、端有E个。A.1B.2C.3D.4E.826.在下列逻辑电路中,不是组合逻辑电路的有D。A.译码器B.编码器C.全加器D.寄存器27.八路数据分配器,其地址输入端有C个。A.1B.2C.3D.4E.828.用四选一数据选择器实现函数Y=,应使A。A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=029.同步计数器和异步计数器比较,同步计数器的显著优点是A。A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。30.把一个五进制计数器与一个四进制

6、计数器串联可得到D进制计数器。A.4B.5C.9D.2031.下列逻辑电路中为时序逻辑电路的是C。A.变量译码器B.加法器C.数码寄存器D.数据选择器32.N个触发器可以构成最大计数长度(进制数)为D的计数器。A.NB.2NC.N2D.2N33.N个触发器可以构成能寄存B位二进制数码的寄存器。A.N-1B.NC.N+1D.2N34.五个D触发器构成环形计数器,其计数长度为D。A.5B.10C.25D.3235.同步时序电路和异步时序电路比较,其差异在于后者B。A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关

7、36.一位8421BCD码计数器至少需要B个触发器。A.3B.4C.5D.1037.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用B级触发器。A.2B.3C.4D.838.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要C个触发器。A.10B.60C.525D.3150039.一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为B。A.4KΩB.5KΩC.10KΩD.20KΩ40.4位倒T型电阻网络DAC的电

8、阻网络的电阻取值有B种。A.1B.2C.4D.841.为使采样输出信号不失真地代表输入模拟信号,采样频率和输入模拟信号的最高频率的关系是C。A.≥B.≤C.≥2D.≤242.将一个时间上连续变

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。