半导体集成电路第4章版图设计与举例ppt课件.ppt

半导体集成电路第4章版图设计与举例ppt课件.ppt

ID:50958363

大小:2.95 MB

页数:44页

时间:2020-03-16

半导体集成电路第4章版图设计与举例ppt课件.ppt_第1页
半导体集成电路第4章版图设计与举例ppt课件.ppt_第2页
半导体集成电路第4章版图设计与举例ppt课件.ppt_第3页
半导体集成电路第4章版图设计与举例ppt课件.ppt_第4页
半导体集成电路第4章版图设计与举例ppt课件.ppt_第5页
资源描述:

《半导体集成电路第4章版图设计与举例ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第四章版图设计内容提要1:版图设计的基本流程、基本概念2:IC中元件的版图设计3:六管单元TTL“与非门”版图设计举例1版图设计的基本流程、基本概念集成电路的设计包括三方面的工作:线路设计、工艺设计、版图设计首先根据电路指标,结合集成电路的特点设计出可行的电子线路,再将电子线路图转换为一张平面的集成电路工艺复合图,即版图,进而制作出一套掩模版(光刻板),在确定的工艺条件下生产出符合原设计指标的集成电路芯片。2在具体设计中,首先确定电子路线,再从几套标准工艺中选择一套适于本单位工艺水平的工艺方案作参考,确定好试制方案,在

2、此基础上,设计出版图,制作光刻掩膜版,进行产品试制,根据试制的结果,适当地修改电路及版图,以获得最佳设计方案。现代的数字电路均采用标准工艺进行生产。因此,线路设计及版图设计均围绕标准工艺进行。3设计程序大体如下:电路指标试验电路布线方案元件指标工艺设计定型电路工作版线路计算机模拟初步元件设计寄生参数计算版图初缩母版精缩分步重复试制生产44-1版图设计的一般程序版图设计的任务:按照电路参数的要求,在给定的电路及工艺条件下,依据一定的规则,设计出电路中每个元件的图形及尺寸,然后排版、布线,完成整个版图。对于一个生产单位,工

3、艺条件相对稳定,版图设计的好坏直接影响电路的参数及成品率。因此,版图设计是生产厂家一直主要的任务。通常,版图的设计需通过多次的试制与修改过程。5版图设计的一般程序一、电路的模拟实验及理论分析工作的目的:1、了解电路的工作原理。2、得到电路的静态工作点及支路电流。3、了解电路中每个元件的参数(包括寄生效应)对电路的静态参数和瞬态参数的影响。4、了解电路的温度特性。6二、工艺设计工作的任务:1、充分了解生产厂家的工艺水平。制版与光刻外延与扩散封装及管壳集成度与成品率2、根据实际工艺水平及电路需要,选择一套适当的生产工艺。3

4、、确定每一套工序的工艺要求。7三、确定版图设计的基本尺寸和规则任务:根据实际工艺水平,确定最小线条宽度,最小套刻间距及其它最小尺寸。四、元件设计根据电路对元件的要求,如(耐压、电流容量、频率特性等)以及基本尺寸,确定每个元件的图形及尺寸。8五、划分隔离区目的:实现电路中各个元件的电隔离规则:1、集电极等电位的NPN管可共用一个隔离区(基极等电位的PNP管可共用一个隔离区)2、二极管按晶体管原则处理。3、原则上,所有硼扩散电阻可共用同一隔离区。4、当集电极电位高于硼扩散电阻的电位时,晶体管与电阻可置于同一隔离区。5、在不

5、违反上述规则的前提下,划分隔离区可以灵活掌握,以便于排版与布线。9六、排版与布线通过排版,将所有元件的位置确定下来;通过布线,将所有元件按电路要求实现连线。规则:1、元件排列紧骤,版面小,寄生效应小。2、布线尽量短且简洁,昼避免交叉。3、铝条有一定宽度,且避开薄氧化层区及跨越大的sio2台阶。4、要求参数一致的元件应置于邻近区域,避免工艺及材料不均匀性的影响。5、使芯片热分布均匀,要求温度平衡的元件,应置于等温线上。6、压焊点的分布符合管壳外引线排列顺序。104-2基本尺寸的确定基本尺寸包括掩膜图形的最小线条宽度和最小

6、间距,与制版和光刻精度直接相关。一、掩膜图形最小线宽:a:能在硅平面上显现出清晰线条的最小版图设计线宽。b:能保证在硅平面上显现清晰线条的最小版图设计线宽。前者表示所能达到的工艺水平,后者表示保证一定成品率前提下所能达到的工艺水平。最小掩模线宽可根据实际的工艺确定。对TTL一般4~10um11二、掩膜图形最小间距版图设计时,版图上各相邻图形间的最小间距。显然,制作到Si平面时,图形的实际位置将与设计位置产生偏离。制版过程中的偏差,光刻过程中的偏差,横向扩散引起图形尺寸变化。考虑这些因素,必须在版图设计中引入图形间的最小

7、间距。121、掩膜对准容差图形实际位置与设计位置之间的统计平均误差。包含掩膜容差(制版)及光刻对准容差。制版:a、版的线宽误差±0.5b、位置及套准误差±1.1c、工作版复印误差±0.1光刻:d、光刻照相误差±1.8e、对准误差±1.0掩膜对准容差为前5项之和±4.5μm。两次掩膜对准容差132、横向扩散:横向扩散也造成图形位置的偏差,一般取0.8xj3、耗尽层宽Wd耗尽区既不是N区,也不是P区,显然考虑图形位置时,应加上耗尽区的影响。4、最小间距Gmin考虑全部位置不确定因素,且均朝最坏情况下取值后,图形之间保留的最

8、小距离,含有设计余量意思。14考虑一个最小面积晶体管三、掩模最小间距的确定方法15假定器件设计规划:最小图形尺寸8×8铝条最小宽度10铝条最小间距10最小间距Gmin1掩膜对准容差△WMAT±4.5两次掩膜对准容差△WMAT-2±5.516下面来推导最小面积晶体管尺寸1、WE孔射极接触孔取最小尺寸2、DE-E孔射极孔到射区扩散窗口

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。