环形脉冲分配器教案.doc

环形脉冲分配器教案.doc

ID:51397588

大小:842.50 KB

页数:10页

时间:2020-03-23

环形脉冲分配器教案.doc_第1页
环形脉冲分配器教案.doc_第2页
环形脉冲分配器教案.doc_第3页
环形脉冲分配器教案.doc_第4页
环形脉冲分配器教案.doc_第5页
资源描述:

《环形脉冲分配器教案.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、课题任务七时序逻辑电路7.1环形脉冲分配器课型新课授课班级授课时数6教学目标1、了解时序逻辑电路的组成;掌握时序逻辑电路的特点和应用。2、掌握各种寄存器的工作原理和过程教学重点移位寄存器的功能测试教学难点1、使用示波器观察移位寄存器的各种状态的转换2、环形脉冲分配器的安装和调试步骤学情分析教学效果教后记168A、导入新课实物演示:演示环形脉冲分配器的电路功能,提出本次学习的任务,激发学生的兴趣。B、新授课7、1环形脉冲分配器基础知识一、概述按照逻辑功能和电路组成的不同,数字电子电路分成组合逻辑电路和时序逻辑电路两大类。

2、本任务将介绍时序逻辑电路。时序逻辑电路是由组合逻辑电路和存储电路两部分组成,其方框图如图7-1所示。图7-1时序逻辑电路组成时序逻辑电路的特点是:电路在任一时刻的输出状态不仅与该时刻输入信号状态有关,而且还与电路原有的状态有关。(如:指纹开门)时序逻辑电路按状态转换情况可分为同步时序逻辑电路和异步时序逻辑电路两大类。同步时序逻辑电路是指在同一时钟脉冲CP的控制下,电路中所有触发器Q的状态都在同一时刻发生改变。而异步时序逻辑电路是在时钟脉冲CP的控制下,各触发器Q的状态改变不在同一时刻发生。最常用的时序逻辑电路是各种类型

3、的寄存器和计数器。寄存器(一)概述寄存器是常用于接收、暂存、传递数码及指令等信息的数字逻辑部件。寄存器存放数码及指令等信息的方式有并行输入和串行输入两种:⑴并行输入——数码及指令等信息从各对应位置的输入端同时输入到寄存器中。⑵串行输入——数码及指令等信息从一个输入端逐位输入到寄存器中。演示法(结合演示讲解)举例法168寄存器传递数码及指令等信息的方式也有并行输出和串行输出两种:⑴并行输出——数码及指令等信息同时出现在各对应位置的寄存器的输出端。⑵串行输出——数码及指令等信息在一个寄存器的输出端逐位出现。寄存器分为数码寄

4、存器和移位寄存器:⑴数码寄存器——用于暂时存放数码的逻辑记忆电路。⑵移位寄存器——除具有存放数码的记忆功能外,还具有移位功能。(二)、数码寄存器数码寄存器是简单的存储器,具有接收、暂存数码和传递原有数码的功能。寄存器存储数据的位数就是构成触发器的个数。寄存器受时钟脉冲CP的控制,将数据存放到对应的触发器中。图7-2四位数码寄存器图7-2所示为采用D触发器组成的四位数码寄存器。四个触发器G0~G3的时钟脉冲输入端CP接在一起,作为接收数码的控制端,D0~D3为寄存器的数码输入端,Q0~Q3是寄存器的数据输出端,各触发器的

5、复位端连接在一起,作为寄存器的总清零端,低电平有效。图片解释168寄存器工作过程如下:⒈工作前的清零或清除原有数码寄存数码前,寄存器应清零;使=0,Q3Q2Q1Q0=0000。⒉寄存数码只要将要存放的数码同时加到相对应的寄存器的数码输入端D0~D3;当时钟脉冲CP的上升沿到来时,根据D触发器的特性,触发器G0~入到寄存器中,并同时可以从寄存器的输出端Q0~Q3输出。例如:D3D2D1D0=1100,当CP脉冲的到来时,Q3Q2Q1Q0=1100⒊保存数码在时钟脉冲CP消失后,各触发器G0~G3都处于保持状态,即记忆;与

6、各输入端D0~D3的状态无关。(三)、移位寄存器移位是指在移位脉冲的作用下,能把寄存器中的数码依次左移或右移。移位寄存器具有存放数码和移位的功能。移位寄存器可分为单向移位寄存器和双向移位寄存器。单向移位寄存器:在移位脉冲作用下,寄存器所存数码只能向某一方向移动。单向移位寄存器有左移寄存器和右移寄存器两种。双向移位寄存器:所存数码既能左移又能右移,具有双向移位功能。1、左移寄存器(结合演示讲解)168图7-3四位左移寄存器图7-3所示为采用D触发器组成的四位左移寄存器;其是由四个上升沿触发控制的D触发器G0~G3组成。由

7、图可见,四个D触发器的时钟脉冲输入端CP连在一起,作为移位脉冲的控制端;受同一移位脉冲CP上升沿触发控制。各触发器的复位端连在一起,作为寄存器的总清零端,低电平触发有效。最低位触发器G0的输入端D为数码输入端,每个低位触发器的输出端Q与高一位触发器的输入端D相连。工作过程:⑴工作前的清零或清除原有数码,当=0,Q3Q2Q1Q0=0000。⑵按移位脉冲CP的工作节拍,数码输入的顺序应先进入高位数码,然后依次逐位输入低位数码到输入端D0。例如现要存放的二进制数码为l100。当第一个移位脉冲CP的上升沿到来后,输出为Q3Q2

8、Q1Q0=0001;当第二个移位脉冲CP的上升沿到来后,输出为Q3Q2Q1Q0=0011;当第三个移位脉冲CP的上升沿到来后,输出为Q3Q2Q1Q0=0110;依此类推,经过四个移位脉冲CP的上升沿到来后,要存放的二进制数码由高位到低位依次逐位移入到寄存器中。2、右移寄存器器的工作过程图7-4四位右移寄存器图7-4所示为采用D16

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。