VHDL模块电路原理图画法.doc

VHDL模块电路原理图画法.doc

ID:51769819

大小:715.95 KB

页数:6页

时间:2020-03-15

VHDL模块电路原理图画法.doc_第1页
VHDL模块电路原理图画法.doc_第2页
VHDL模块电路原理图画法.doc_第3页
VHDL模块电路原理图画法.doc_第4页
VHDL模块电路原理图画法.doc_第5页
资源描述:

《VHDL模块电路原理图画法.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、一、创建VHDL模块,生成一个原理图符号1、在项目导航器(ProjectNavigator)菜单中,点击Project——>AddSource添加一个VHDL模块——counter.vhd2、在SourceinProject窗口中,选中计数器模块counter.vhd3、在Process窗口中,点击DesignUtilities之前的“+”符号,然后双击CreateSchematicSymbol经过以上步骤,名称为“counter”的图形化元件被放入到工程项库中。二、创建一个新的顶层原理图1、在项目导航器(Pr

2、ojectNavigator)菜单中,点击Project——>CreateNewSource2、选择源类型为Schematic3、输入原理图名为counter64、先点击“Next”,再点击“Finish”此时,原理图编辑器自动启动并打开一个空白原理图。三、放置元件符号1、在原理图编辑器菜单中,选择Add——>Symbol2、在Categories栏(在屏幕左上侧)中选中项目所在路径(把process窗口下拉一点即可看到),然后从元件符号列表Symbols中选择counter,该元件符号便附着在光标上。3、移动

3、光标至目标位置,单击左键,完成元件放置。4、如需放置多个相同元件,只需多次单击左键其它操作提示:a移动器件:光标移动至器件,按住鼠标左键并移动鼠标至目标位置,松开左键。b放大或缩小:单击菜单栏中的c删除器件:光标移动至器件,单击鼠标右键,然后选择Delete.四、添加连线1、首先激活画线功能,在菜单中选择Add——>Wire2、移动光标至画线起始位置,单击鼠标左键,然后移动光标至目标位置,单击鼠标左键,完成画线。3、完成添加连线后,按ESC键退出添加连线模式。其它操作提示:a删除连线:光标移动至连线,单击鼠标右

4、键,然后选择Delete.b移动连线:光标移动至连线,按住鼠标左键并移动鼠标至目标位置,松开左键。五、添加网线名1、在原理图编辑器菜单中,选择Add——>NetName2、在屏幕右侧的文本对话框Name一栏(移动process窗口侧的下拉工具条,即可看到)中输入网线名字。如果是单根线,直接输入名字,例如:clk;如果是总线,名字中需要有下标范围,例如:out1(3:0)3、将鼠标移动到线的端点(此时名字附着在光标上),单击左键,完成网线名的添加。4、完成添加网线名后,按ESC键退出添加网线名模式六、添加I/O标

5、记1、在原理图编辑器菜单中,选择Add——>I/OMarker2、在屏幕右侧的参数单选框中,可以选择Addanautomaticmarker;也可以根据需要选择输入(input)或输出(output)或(inout),选择其中之一;3、按住鼠标左键拖出一个区域,包含所有需要添加输入标记的网线名,或者包含所有需要添加输出标记的网线名。然后,放开鼠标。完成I/O标记的添加。4、完成添加网线名后,按ESC键退出添加I/O标记模式。七、保存原理图在菜单中选择File——>save,保存原理图.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。