数字电路实验二半加半减器的设计.doc

数字电路实验二半加半减器的设计.doc

ID:51936147

大小:179.00 KB

页数:2页

时间:2020-03-19

数字电路实验二半加半减器的设计.doc_第1页
数字电路实验二半加半减器的设计.doc_第2页
资源描述:

《数字电路实验二半加半减器的设计.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验二半加半减器的设计一、实验目的1、利用普通的门电路或使用译码器或使用数据选择器设计一个半加半减器。二、实验仪器及器件1、数字电路试验箱,示波器2、虚拟器件:74LS197,74LS138,74LS00,74LS20,74LS151三、实验预习在proteus上进行了仿真实验,通过普通的门电路连接成半加半减器的逻辑电路。在之后的课上了解了编码器和译码器以及数据选择器。四、实验原理1、用普通门电路实现组合逻辑电路2、用译码器实现组合逻辑电路译码器是将每个输入的二进制代码译成对应的输出高、低电平信号。3、用数据选择器实现组合逻辑电路数据选择器的功能是

2、从一组输入数据中选出某一个信号输出。或称为多路开关。五、实验内容首先,根据半加半减器的电路逻辑列出真值表:输入输出SABYC(进/借位)74LS138对应输出位置00000Y000110Y101010Y201101Y310000Y410111Y511010Y611100Y7根据真值表画出Y和C卡诺图:Y:SAB00011110011111C:SAB000111100111根据卡诺图可得逻辑表达式:Y=A⊕BC=(S⊕A)B然后,开始在数电实验箱上连接电路,我选择的芯片是:74LS197,74LS00,74LS20,74LS138.对于74LS1

3、97,先将CP1接连续脉冲,然后分别将Q1,Q2,Q3接到“0-1”显示器上检查电路是否正常,接着将Q3,Q2,Q1分别接到74LS138的S0,S1,S2作为八进制输入,Q3,Q2,Q1分别代表S,A,B。根据真值表,Y在Y1,Y2,Y5,Y6处有高电平的输出,C在Y3,Y5处有高电平输出,分别将它们接入与非门芯片74LS20、74LS00即可得到Y和C的输出。最后,将CP1,S,A,B,Y,C接入示波器得到下图:从上到下分别是CP1,B,A,S,C,Y.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。