模8计数器verilog报告.doc

模8计数器verilog报告.doc

ID:52183433

大小:142.50 KB

页数:6页

时间:2020-03-24

模8计数器verilog报告.doc_第1页
模8计数器verilog报告.doc_第2页
模8计数器verilog报告.doc_第3页
模8计数器verilog报告.doc_第4页
模8计数器verilog报告.doc_第5页
资源描述:

《模8计数器verilog报告.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验名称模8计数器姓名:xxx班级:xxx学号:xxxxx报告日期:xxxxxx1.实验目的练习在modelsim下编写verilog程序,熟悉modelsim运行过程,并学会用verilog编写一个模八计数器。2.实验任务编写一个模值为八的计数器的功能模块实现模为八带清零端的(异步清零);并且编写一激励模块来测试该模块。3.实验内容及步骤3.1实验内容编写模8计数器模块及激励模块3.2本次所实现的功能描述模8计数器有两个输入端,分别为clock(时钟控制输入端),和clear(异步清零端),一个输出

2、端Q用来周期性的显示。Clock:时钟信号,当上升沿到来时,计数器自动加一。Clear:异步清零端,低电平到来时计数器自动清零。Q:输出端,从000-111共八个状态。3.3本次实验的设计方案带有异步清零端的模8计数器共有8个状态,所以输出端Q只需要三位(从000----111)共八个状态。还需要一个输入端(clock)来输入时钟信号,另一个输入端(clear)来输入清零信号。模8计数器的状态转移图如下:模8计数器000001110101100011010111clockClearQ具体方案如下:1.

3、进入modelsim后点击file---->new---->project.之后出现一个建立工程的对话框,键入counter_8工程名后,再在下面路径添加一个自己的文件夹。确认后会弹出一个对话框,点击creatNewFile,在工程conuter_8下建立两个文件分别叫做counter_8的功能模块文件和test_counter_8的测试激励模块文件。2.双击进入文件后编写程序3.编译,如果程序出错对程序进行修改。之后再编译,编译成功后点击simulate进行仿真。.4.观察仿真结果是否符合事先的设计

4、。不符合继续修改程序。模8计数器的功能模块如下:modulecounter_8(clock,clear,q);inputclock,clear;output[2:0]q;reg[2:0]q;always@(posedgeclockornegedgeclear)beginif(!clear)q<=0;elseq<=q+1;endendmodule测试激励如下:moduletest_counter8;regclk,clr;wire[2:0]q;counter_8counter(.clock(clk),.c

5、lear(clr),.q(q));initialclk=0;always#100clk=~clk;initialbeginclr=0;#50clr=1;#200clr=0;#50clr=1;endinitial$monitor($time,"clear=%b,clock=%b,q=%b",clr,clk,q);endmodule3.4本次实验设计的结果测试结果波形如下:测试输出结果如下;4.实验总结这是第二次用modelsim编写程序,使用方面还不熟练,总是不知道点哪里。之后慢慢的试,同时摸索着终于可

6、以简单的使用了。在程序编写方面,这个程序不难,因为以前学过C语言,所以在编写程序方面问题不是很大。但是verilog不同于C语言一个很大的方面就是端口的链接要求比较严格,例如一开始我把测试激励的输出申明成了reg类型的就不行,后来改成了wire类型才对。而且verilog还得自己编写激励来测试。Verilog很好,以后一定要学号。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。