复杂可编程逻辑器件CPL.ppt

复杂可编程逻辑器件CPL.ppt

ID:52491446

大小:563.55 KB

页数:27页

时间:2020-04-08

复杂可编程逻辑器件CPL.ppt_第1页
复杂可编程逻辑器件CPL.ppt_第2页
复杂可编程逻辑器件CPL.ppt_第3页
复杂可编程逻辑器件CPL.ppt_第4页
复杂可编程逻辑器件CPL.ppt_第5页
资源描述:

《复杂可编程逻辑器件CPL.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、复杂可编程逻辑器件CPLDComplexProgrammableLogicDevice1.PLD器件简介由大量(高至几百万个)独立的与门阵列、或门阵列、触发器和可配置的连线构成的单片通用CMOS大规模集成电路。根据所要求的特定功能,通过编程选择内部器件并连线特定功能的专用芯片使用方法:CPLD(复杂可编程逻辑器件):FPGA(现场可编程门阵列):PLD分类有大量触发器,更易设计时序电路。编程数据只需通过简单设备即可下载到芯片中,实现现场编程功能。大量门电路,更易设计组合电路。编程数据通过计算机下载到芯片中。在系统编程芯片,可在电路板上直接对芯片编程。PLD优点

2、高集成度、高可靠性:可将整个系统集成于同一芯片中,实现所谓片上系统。通用芯片有固定逻辑功能,其构成的电路技术很难保护。专用芯片是电路设计者自己制造出来的,而且很容易设置保密位,从而形成电路设计者自己的知识产权。2.EPM7128SLC84器件介绍EPM7128S器件系列是美国ALTERA公司生产的在系统可编程CPLD器件。在实验中使用该器件是很方便的。其优点是可以反复编程,能多达百余次,而且不必拆下芯片就可以直接在电路板上编程。EPM7128SLC84-67000系列产品有128个逻辑宏单元在线可编程器件塑封包装84个外端子全局时钟到输出端的时延为6ns每个宏单元

3、包含:一个可编程的“与”阵列和固定的“或”阵列以及一个触发器111098765432184838281807978777675333435363738394041424344454647484950515253ALTERAMAXEPM7128SLC84VCCINTGND121314151617181920212223242526272829303132747372717069686766656463626160595857565554I/O.TDII/O.TMSVCCINTGNDGNDVCCIOVCCIOGNDVCCIOGNDVCCIOVCCIOGNDGNDVCC

4、IOGNDI/O.TD0I/O.TKINPUT/GCLRnINPUT/OE2/GCLK2INPUT/GCLK1INPUT/OE116个电源和地脚:(同名端内部均连通)6个VCCI0:I/O输出电路电源,接5V或3.3V2个VCCINT:内部电路和输入缓冲器电源,接5V8个接地端下载板中正电源统一都为+5V,由实验箱提供,并与实验箱共地。111098765432184838281807978777675333435363738394041424344454647484950515253ALTERAMAXEPM7128SLC84VCCINTGND12131415161

5、7181920212223242526272829303132747372717069686766656463626160595857565554I/O.TDII/O.TMSVCCINTGNDGNDVCCIOVCCIOGNDVCCIOGNDVCCIOVCCIOGNDGNDVCCIOGNDI/O.TD0I/O.TKINPUT/GCLRnINPUT/OE2/GCLK2INPUT/GCLK1INPUT/OE11脚:全局清零端2、83脚:2个全局时钟输入端对于时序电路:4个专用输入端获得最高的工作速度专用输入脚,不用时不允许悬空,防止CMOS器件输入击穿损坏。111098

6、765432184838281807978777675333435363738394041424344454647484950515253ALTERAMAXEPM7128SLC84VCCINTGND121314151617181920212223242526272829303132747372717069686766656463626160595857565554I/O.TDII/O.TMSVCCINTGNDGNDVCCIOVCCIOGNDVCCIOGNDVCCIOVCCIOGNDGNDVCCIOGNDI/O.TD0I/O.TKINPUT/GCLRnINPUT/O

7、E2/GCLK2INPUT/GCLK1INPUT/OE1CPU编程数据通过此端口下载到CPLD中的被编程置为输入的引脚,不用时不允许悬空,防止CMOS器件输入击穿损坏。被编程置为输出的引脚不能接VCC或地。4个在系统编程专用输入、输出端口60个供用户的普通I/O引脚3.CPLD下载板介绍数字电路实验箱并行输出口+5V地下载接口入/出端口50M连续脉冲入/出端口入/出端口位驱动电路共阳型段驱动信号a~h位驱动信号CS1~CS4GLCKGOEGCLR单脉冲复位输出使能数据开关LED灯218483CPLD芯片4568910118176777980共16个管脚已被定义占用

8、二、CPL

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。