微处理器--最大系统最小系统.ppt

微处理器--最大系统最小系统.ppt

ID:52506733

大小:245.55 KB

页数:21页

时间:2020-04-09

微处理器--最大系统最小系统.ppt_第1页
微处理器--最大系统最小系统.ppt_第2页
微处理器--最大系统最小系统.ppt_第3页
微处理器--最大系统最小系统.ppt_第4页
微处理器--最大系统最小系统.ppt_第5页
资源描述:

《微处理器--最大系统最小系统.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第二章微型计算机系统概述第四讲8088微处理器--最大系统&最小系统2.4.1最小组态的总线形成AD7~AD0A15~A8A19/S6~A16/S3+5V8088ALE8282STB系统总线信号A19~A16A15~A8A7~A0D7~D0IO/M*RD*WR*8282STB8282STB8286TOE*MN/MX*IO/M*RD*WR*DT/R*DEN*OE*OE*OE*(1)20位地址总线——采用3个三态透明锁存器8282进行锁存和驱动(2)8位数据总线——采用数据收发器8286进行驱动(3)系统控制信号——由8088引脚直接提供(1)20位地址总线的形成采用3个82

2、82进行锁存和驱动Intel8282是三态透明锁存器,类似有Intel8283和通用数字集成电路芯片373三态输出:输出控制信号有效时,允许数据输出;无效时,不允许数据输出,呈高阻状态透明:锁存器的输出能够跟随输入变化(2)8位数据总线的形成采用数据收发器8286进行双向驱动Intel8286是8位三态双向缓冲器,类似功能的器件还有Intel8287、通用数字集成电路245等另外,接口电路中也经常使用三态单向缓冲器,例如通用数字集成电路244就是一个常用的双4位三态单向缓冲器(3)系统控制信号的形成由8088引脚直接提供因为基本的控制信号8088引脚中都含有例如:IO/M

3、*、WR*、RD*等其它信号的情况看详图其它2.4.2最大组态的引脚定义8088的数据/地址等引脚在最大组态与最小组态时相同有些控制信号不相同,主要是用于输出操作编码信号,由总线控制器8288译码产生系统控制信号:S2*、S1*、S0*——3个状态信号LOCK*——总线封锁信号QS1、QS0——指令队列状态信号RQ*/GT0*、RQ*/GT1*——2个总线请求/同意信号2.4.5最大组态的总线形成系统总线信号MEMR*MEMW*IOR*IOW*INTA*DMA应答电路AENBRDAEN’*AEN*CENA19~A12A11~A8A7~A0D7~D0AD7~AD0A11~A

4、8A19/S6~A16/S3A15~A1274LS24574LS37374LS373GGG*DIR74LS2448088OE*8288DT/R*DENALES2*~S0*S2*~S0*MN/MX*OE*E*MRDC*AMTW*IORC*AIOWC*INTA*⑴系统地址总线采用三态透明锁存器74LS373和三态单向缓冲器74LS244⑵系统数据总线通过三态双向缓冲器74LS245形成和驱动⑶系统控制总线主要由总线控制器8288形成MEMR*、MEMW*、IOR*、IOW*、INTA*2.58088的总线时序时序(Timing)是指信号高低电平(有效或无效)变化及相互间的时间

5、顺序关系。总线时序描述CPU引脚如何实现总线操作CPU时序决定系统各部件间的同步和定时什么是总线操作?2.58088的总线时序(续1)总线操作是指CPU通过总线对外的各种操作8088的总线操作主要有:存储器读、I/O读操作存储器写、I/O写操作中断响应操作总线请求及响应操作CPU正在进行内部操作、并不进行实际对外操作的空闲状态Ti什么是总线周期?2.58088的总线时序(续2)总线周期是指CPU通过总线操作与外部(存储器或I/O端口)进行一次数据交换的过程指令周期是指一条指令经取指、译码、读写操作数到执行完成的过程8088的基本总线周期需要4个时钟周期4个时钟周期编号为T

6、1、T2、T3和T4总线周期中的时钟周期也被称作“T状态”时钟周期的时间长度就是时钟频率的倒数当需要延长总线周期时需要插入等待状态Tw何时有总线周期?2.38088的总线时序(续3)任何指令的取指阶段都需要存储器读总线周期,读取的内容是指令代码任何一条以存储单元为源操作数的指令都将引起存储器读总线周期,任何一条以存储单元为目的操作数的指令都将引起存储器写总线周期只有执行IN指令才出现I/O读总线周期,执行OUT指令才出现I/O写总线周期CPU响应可屏蔽中断时生成中断响应总线周期如何实现同步?2.38088的总线时序(续4)总线操作中如何实现时序同步是关键CPU总线周期采用

7、同步时序:各部件都以系统时钟信号为基准当相互不能配合时,快速部件(CPU)插入等待状态等待慢速部件(I/O和存储器)CPU与外设接口常采用异步时序,它们通过应答联络信号实现同步操作2.3.1最小组态的总线时序本节展开微处理器最基本的4种总线周期存储器读总线周期存储器写总线周期I/O读总线周期I/O写总线周期存储器写总线周期T4T3T2T1ALECLKA19/S6~A16/S3A15~A8AD7~AD0A15~A8A7~A0输出数据A19~A16S6~S3READY(高电平)IO/M*WR*T1状态——输出20位存储器地址A19

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。