EDA课程设计报告.doc

EDA课程设计报告.doc

ID:55075944

大小:482.00 KB

页数:23页

时间:2020-04-26

EDA课程设计报告.doc_第1页
EDA课程设计报告.doc_第2页
EDA课程设计报告.doc_第3页
EDA课程设计报告.doc_第4页
EDA课程设计报告.doc_第5页
资源描述:

《EDA课程设计报告.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、下载可编辑EDA课程设计报告学校:大学课程题目:密码锁的设计学院:信息科学技术学院专业及班级:通信工程(3)班:江虹学号:20101613310068其他组员:羊精月、林芳梅指导老师:文进.专业.整理.下载可编辑目录一、设计思路……………………………………………………………………2二、硬件电路的实现…………………………………………………………..2(一)、独立键盘输入电路…………………………………………2(二)、控制输入电路…………………………………………5(三)、移位电路…………………………………………6

2、(四)、比较电路…………………………………………8(五)、存储器模块…………………………………………12(六)、译码模块…………………………………………14(七)、密码锁的总体电路…………………………………………16三、密码锁的功能及分析………………………………………………………………….17四、方案的优点及不足………………………………………………………………….20五、心得体会……………………………………………………………………………..21六、总结…………………………………………………………………………

3、…..21七、参考文献……………………………………………………………………………..22.专业.整理.下载可编辑一、设计思路1、设计一个电子密码锁,在锁开的状态下输入密码,密码共4位2、设计一个初始密码3、用数据开关K1~K10分别代表数字1、2、…、9、04、输入的密码用数码管显示,最后输入的密码显示在最右边的数码管上,即每输入一位数,密码在数码管上的显示右移一位。可删除输入的数字,删除的是最后输入的数字,每删除一位,密码在数码管的显示左移一位,并在右边空出的位上补充“0”。5、密码锁的控制功能有清零、修

4、改、锁定、解锁,删除,确认。6、因为密码一般不想被人看到,所以在显示时在按键按下灯亮时显示正确字符,在按键按下灯灭时显示特殊字符,由于数码管显示译码时没有“*”,所以特殊字符选择“E”。7、用一位输出电平的状态代表锁的开闭状态。8、为保证密码锁主人能打开密码锁,设置一个万能密码,在主人忘记密码时使用。二、硬件电路的实现(一)、独立键盘输入电路由于EDA实验箱有独立式键盘输入和矩阵式键盘输入电路,本实验就选择独立式键盘输入,本实验的密码是4位,实现在按键按下去灯亮时有一位数据输入,在按键按下去灯灭时没有有数据

5、输入。1、实现键盘输入的VHDL设计USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;.专业.整理.下载可编辑ENTITYJPSRISPORT(KEY_IN1:INSTD_LOGIC_VECTOR(9DOWNTO0);DATA_N:OUTSTD_LOGIC_VECTOR(3DOWNTO0));ENDJPSR;ARCHITECTUREbehavOFJPSRISBEGINP_REG:PROCESS(KEY_IN1)BEGINCASEKEY_IN1

6、ISWHEN"0000000001"=>DATA_N<="0000";WHEN"0000000010"=>DATA_N<="0001";WHEN"0000000100"=>DATA_N<="0010";WHEN"0000001000"=>DATA_N<="0011";WHEN"0000010000"=>DATA_N<="0100";WHEN"0000100000"=>DATA_N<="0101";WHEN"0001000000"=>DATA_N<="0110";WHEN"0010000000"=>DATA_

7、N<="0111";WHEN"0100000000"=>DATA_N<="1000";WHEN"1000000000"=>DATA_N<="1001";WHENOTHERS=>DATA_N<="1010";ENDCASE;ENDPROCESSP_REG;ENDbehav;1、异或电路的VHDL设计LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYor10ISPORT(Q:INSTD_LOGIC_VECTOR

8、(9DOWNTO0);Y:BUFFERSTD_LOGIC);ENDor10;ARCHITECTUREbehavOFor10ISBEGINP_REG:PROCESSVARIABLEN:STD_LOGIC;BEGINIFQ="0000000001"THENN:='1';ELSIFQ="0000000010"THENN:='1';ELSIFQ="0000000100"THENN:='1';ELSIFQ="0000001

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。